ZHCSYP7 September 2025 AFE53004W
PRODUCTION DATA
当 CMP-X-MODE 位设置为 01b 时,比较器模式提供迟滞,如表 6-3 所示。迟滞由 DAC-X-MARGIN-HIGH 和 DAC-X-MARGIN-LOW 寄存器提供,如图 6-8 所示。
当 DAC-X-MARGIN-HIGH 设置为全代码或 DAC-X-MARGIN-LOW 设置为零代码时,比较器用作锁存比较器,即在超过阈值后锁存输出。通过写入 COMMON DAC-TRIG 寄存器中相应的 RST-CMP-FLAG-X 位,可以复位锁存输出。图 6-9 展示了具有低电平有效输出的锁存比较器的行为,而图 6-10 展示了具有高电平有效输出的锁存比较器的行为。