ZHCSYP7 September   2025 AFE53004W

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性,电压输出
    6. 5.6  电气特性,电流输出
    7. 5.7  电气特性,比较器模式
    8. 5.8  电气特性,ADC 输入
    9. 5.9  电气特性,一般
    10. 5.10 时序要求,I2C 标准模式
    11. 5.11 时序要求,I2C 快速模式
    12. 5.12 时序要求,I2C 快速+ 模式
    13. 5.13 时序要求,SPI 写入操作
    14. 5.14 时序要求,SPI 读取和菊花链操作 (FSDO = 0)
    15. 5.15 时序要求,SPI 读取和菊花链操作 (FSDO = 1)
    16. 5.16 时序要求,GPIO
    17. 5.17 时序图
    18. 5.18 典型特性:电压输出
    19. 5.19 典型特性:电流输出
    20. 5.20 典型特性:ADC
    21. 5.21 典型特性:比较器
    22. 5.22 典型特性:通用
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 智能模拟前端转换器 (AFE) 架构
      2. 6.3.2 数字输入/输出
      3. 6.3.3 非易失性存储器 (NVM)
    4. 6.4 器件功能模式
      1. 6.4.1  电压输出模式
        1. 6.4.1.1 电压基准和 DAC 传递函数
          1. 6.4.1.1.1 内部基准
          2. 6.4.1.1.2 外部基准
          3. 6.4.1.1.3 电源作为基准
      2. 6.4.2  电流输出模式
      3. 6.4.3  模数转换器 (ADC) 模式
      4. 6.4.4  比较器模式
        1. 6.4.4.1 可编程迟滞比较器
        2. 6.4.4.2 可编程窗口比较器
      5. 6.4.5  可编程压摆率控制
      6. 6.4.6  故障转储模式
      7. 6.4.7  高阻抗输出和 PROTECT 输入
      8. 6.4.8  PMBus 兼容模式
      9. 6.4.9  函数生成
        1. 6.4.9.1 三角波形生成
        2. 6.4.9.2 锯齿波形生成
        3. 6.4.9.3 正弦波形生成
      10. 6.4.10 器件复位和故障管理
        1. 6.4.10.1 上电复位 (POR)
        2. 6.4.10.2 外部复位
        3. 6.4.10.3 寄存器映射锁定
        4. 6.4.10.4 NVM 循环冗余校验 (CRC)
          1. 6.4.10.4.1 NVM-CRC-FAIL-USER 位
          2. 6.4.10.4.2 NVM-CRC-FAIL-INT 位
      11. 6.4.11 断电模式
    5. 6.5 编程
      1. 6.5.1 SPI 编程模式
      2. 6.5.2 I2C 编程模式
        1. 6.5.2.1 F/S 模式协议
        2. 6.5.2.2 I2C 更新序列
          1. 6.5.2.2.1 地址字节
          2. 6.5.2.2.2 命令字节
        3. 6.5.2.3 I2C 读取序列
      3. 6.5.3 通用输入/输出 (GPIO) 模式
  8. 寄存器映射
    1. 7.1  NOP 寄存器(地址 = 00h)[复位 = 0000h]
    2. 7.2  DAC-X-MARGIN-HIGH 寄存器(地址 = 01h、07h、0Dh、13h)[复位 = 0000h]
    3. 7.3  DAC-X-MARGIN-LOW 寄存器(地址 = 02h、08h、0Eh、14h)[复位 = 0000h]
    4. 7.4  DAC-X-VOUT-CMP-CONFIG 寄存器(地址 = 03h、09h、0Fh、15h)[复位 = 0000h]
    5. 7.5  DAC-X-IOUT-MISC-CONFIG 寄存器(地址 = 04h、0Ah、10h、16h)[复位 = 0000h]
    6. 7.6  DAC-X-CMP-MODE-CONFIG 寄存器(地址 = 05h、0Bh、11h、17h)[复位 = 0000h]
    7. 7.7  DAC-X-FUNC-CONFIG 寄存器(地址 = 06h、0Ch、12h、18h)[复位 = 0000h]
    8. 7.8  DAC-X-DATA 寄存器(地址 = 19h、1Ah、1Bh、1Ch)[复位 = 0000h]
    9. 7.9  ADC-CONFIG-TRIG 寄存器(地址 = 1Dh)[复位 = 0000h]
    10. 7.10 ADC-DATA 寄存器(地址 = 1Eh)[复位 = 0000h]
    11. 7.11 COMMON-CONFIG 寄存器(地址 = 1Fh)[复位 = 0FFFh]
    12. 7.12 COMMON-TRIGGER 寄存器(地址 = 20h)[复位 = 0000h]
    13. 7.13 COMMON-DAC-TRIG 寄存器(地址 = 21h)[复位 = 0000h]
    14. 7.14 GENERAL-STATUS 寄存器(地址 = 22h)[复位 = 00h、DEVICE-ID、VERSION-ID]
    15. 7.15 CMP-STATUS 寄存器(地址 = 23h)[复位 = 0000h]
    16. 7.16 GPIO-CONFIG 寄存器(地址 = 24h)[复位 = 0000h]
    17. 7.17 DEVICE-MODE-CONFIG 寄存器(地址 = 25h)[复位 = 0000h]
    18. 7.18 INTERFACE-CONFIG 寄存器(地址 = 26h)[复位 = 0000h]
    19. 7.19 SRAM-CONFIG 寄存器(地址 = 2Bh)[复位 = 0000h]
    20. 7.20 SRAM-DATA 寄存器(地址 = 2Ch)[复位 = 0000h]
    21. 7.21 DAC-X-DATA-8BIT 寄存器(地址 = 40h、41h、42h、43h)[复位 = 0000h]
    22. 7.22 BRDCAST-DATA 寄存器(地址 = 50h)[复位 = 0000h]
    23. 7.23 PMBUS-PAGE 寄存器 [复位 = 0300h]
    24. 7.24 PMBUS-OP-CMD-X 寄存器 [复位 = 0000h]
    25. 7.25 PMBUS-CML 寄存器 [复位 = 0000h]
    26. 7.26 PMBUS-VERSION 寄存器 [复位 = 2200h]
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • YBH|16
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

图 4-1 YBH 封装,16 引脚 DSBGA(俯视图)
表 4-1 引脚功能
引脚类型说明
编号名称
A1VREF电源外部基准输入。在 VREF 和 AGND 间连接一个电容器(约 0.1μF)。
当外部基准未使用时,应使用一个上拉电阻器连接到 VDD。请勿在 VDD 之前斜升此引脚。如果使用外部基准,需确保基准在 VDD 之后斜升。
A2OUT3/ADC输出电压或电流输出模式下 DAC 通道 3 的模拟输出。ADC 模式下 ADC 通道 3 的输入。
A3OUT2输出DAC 通道 2 的模拟输出。在 ADC 模式下未连接;保持悬空。
A4GPIO/SDO输入/输出通用输入/输出可配置为 LDACPDPROTECTRESET、SDO 和 STATUS。对于 STATUS 和 SDO,需使用外部上拉电阻器将引脚连接到 IO 电压。如果未使用,需使用外部电阻器将 GPIO 引脚连接到 VDD 或 AGND。此引脚不得在 VDD 之前斜升。
B1VDD电源电源电压。
B2FB3/AEN输入通道 3 的电压反馈引脚。在电压输出模式下,连接至 OUT3 以实现闭环放大器输出。在电流输出模式下,保持 FB3 引脚未连接,以尽可能减少泄漏电流。在 ADC 模式下,通过上拉电阻连接到 VDD。
B3FB2/AIN2输入通道 2 的电压反馈引脚。在电压输出模式下,连接至 OUT2 以实现闭环放大器输出。在电流输出模式下,保持 FB2 引脚未连接,以尽可能减少泄漏电流。在 ADC 模式下,ADC 通道 2 的输入。
B4SCL/SYNC输出I2C 串行接口时钟或 SPI 芯片选择输入。使用外部上拉电阻器将此引脚连接到 IO 电压。此引脚不得在 VDD 之前斜升。
C1AGND接地此器件上用于所有电路的接地参考点。
C2FB0/AIN0输入通道 0 的电压反馈引脚。在电压输出模式下,连接至 OUT0 以实现闭环放大器输出。在电流输出模式下,保持 FB0 引脚未连接,以尽可能减少泄漏电流。在 ADC 模式下,ADC 通道 0 的输入。
C3FB1/AIN1输入通道 1 的电压反馈引脚。在电压输出模式下,连接至 OUT1 以实现闭环放大器输出。在电流输出模式下,保持 FB1 引脚未连接,以尽可能减少泄漏电流。在 ADC 模式下,ADC 通道 1 的输入。
C4A0/SDI输入用于 I2C 的地址配置引脚或用于 SPI 的串行数据输入。
对于 A0,需将此引脚连接到 VDD、AGND、SDA 或 SCL 以进行地址配置 (节 6.5.2.2.1)。
对于 SDI,无需上拉或下拉此引脚。此引脚不得在 VDD 之前斜升。
D1CAP电源用于内部 LDO 的外部旁路电容器。在 CAP 和 AGND 间连接一个电容器(约 1.5μF)。
D2OUT0输出DAC 通道 0 的模拟输出。在 ADC 模式下未连接;保持悬空。
D3OUT1输出DAC 通道 1 的模拟输出。在 ADC 模式下未连接;保持悬空。
D4SDA/SCLK输入/输出双向 I2C 串行数据总线或 SPI 时钟输入。在 I2C 模式下,使用外部上拉电阻器将此引脚连接到 IO 电压。此引脚不得在 VDD 之前斜升。