ZHCUAE0 March   2021

 

  1.   摘要
  2.   商标
  3. 1引言
  4. 2功能
    1. 2.1 ADC EVM 数据采集
    2. 2.2 DAC EVM 图形发生器
  5. 3硬件配置
    1. 3.1 电源连接
    2. 3.2 开关、跳线和 LED
      1. 3.2.1 开关和按钮
      2. 3.2.2 跳线
    3. 3.3 LED
      1. 3.3.1 电源和配置 LED
      2. 3.3.2 备用 LED
      3. 3.3.3 连接器
        1. 3.3.3.1 SMA 连接器
        2. 3.3.3.2 FPGA 夹层卡 (FMC+) 连接器
        3. 3.3.3.3 JTAG 连接器
        4. 3.3.3.4 USB I/O 连接
  6. 4软件启动
    1. 4.1 安装说明
    2. 4.2 USB 接口和驱动程序
  7. 5下载固件

FPGA 夹层卡 (FMC+) 连接器

TSW14J58 EVM 具有一个连接器,可直接插入 TI JESD204C_B 串行接口 ADC 和 DAC EVM。此连接器的规范主要源自 ANSI/VITA 57.4 FPGA 夹层卡 (FMC+) 标准。此标准描述了夹层卡的 IO 与载板卡上的 FPGA 处理器件之间低开销协议桥的合规性要求。FPGA 供应商在其开发平台上使用此规范。

FMC+ 连接器 J3 提供 TSW14J58EVM 与受测 ADC 或 DAC EVM 之间的接口。这款 560 引脚 Samtec 高速、高密度连接器(器件型号 ASP-184329-01)适用于速率高达 32.5Gbps 的高速差分对。

除了 JESD204B/C 标准信号之外,FMC+ 和 FPGA 之间还连接了若干 CMOS 单端信号和 LVDS 差分信号。以后,这些信号可供 HSDC Pro GUI 用于控制对支持此特性的 ADC 和 DAC EVM 进行 SPI 串行编程。表 3-5 中显示了连接器引脚排列说明。

表 3-5 TSW14J58 的 FMC+ 连接器说明
FMC+ 信号名称 FMC+ 引脚 标准 JESD204 应用映射 说明
RXP/N0_0 C6 和 C7 通道 0± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N1_0 A2 和 A3 通道 1± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N2_0 A6 和 A7 通道 2± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N3_0 A10 和 A11 通道 3± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N0_1 A14 和 A15 通道 4± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N1_1 A18 和 A19 通道 5± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N2_1 B16 和 B17 通道 6± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N3_1 B12 和 B13 通道 7± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N0_2 B8 和 B9 通道 8± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N1_2 B4 和 B5 通道 9± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N2_2 Y10 和 Y11 通道 10± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N3_2 Z12 和 Z13 通道 11± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N0_3 Y14 和 Y15 通道 12± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N1_3 Z16 和 Z17 通道 13± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N2_3 Y18 和 Y19 通道 14± (M → C) JESD 串行数据从夹层发送并由载板接收
RXP/N3_3 Y22 和 Y23 通道 15± (M → C) JESD 串行数据从夹层发送并由载板接收
TXP/N0_0 C2 和 C3 通道 0± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N1_0 A22 和 A23 通道 1± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N2_0 A26 和 A27 通道 2± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N3_0 A30 和 A31 通道 3± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N0_1 A34 和 A35 通道 4± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N1_1 A38 和 A39 通道 5± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N2_1 B36 和 B37 通道 6± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N3_1 B32 和 B33 通道 7± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N0_2 B28 和 B29 通道 8± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N1_2 B24 和 B25 通道 9± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N2_2 Z24 和 Z25 通道 10± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N3_2 Y26 和 Y27 通道 11± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N0_3 Z28 和 Z29 通道 12± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N1_3 Y30 和 Y31 通道 13± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N2_3 Z8 和 Z9 通道 14± (C → M) JESD 串行数据从载板发送并由夹层接收
TXP/N3_3 Y6 和 Y7 通道 15± (C → M) JESD 串行数据从载板发送并由夹层接收
J3_REFCLKP/N0_0 D4 和 D5 DEVCLKA± (M → C) FPGA 千兆位收发器所需的初级载板绑定参考时钟。等效于器件时钟。
J3_REFCLKP/N1_0 B20 和 B21 备选DEVCLKA± (M → C) FPGA 千兆位收发器所需的备选初级载板绑定参考时钟。当 DEVCLKA (M → C) 不可用时使用
J3_REFCLKP/N1_1 Z20 和 Z21 备选DEVCLKA+ (M → C) FPGA 千兆位收发器所需的备选初级载板绑定参考时钟。当 DEVCLKA (M → C) 不可用时使用
器件时钟、SYSREF 和 SYNC

GPIO_DIFF_P/N<9>

G6 和 G7 DEVCLKB± (M → C) 次级载板绑定器件时钟。用于特殊 FPGA 功能,例如对 SYSREF 采样
GPIO_DIFF_P/N<3> G9 和 G10 SYSREF± (M → C) 载板绑定 SYSREF 信号
GPIO_DIFF_P/N<2> G12 和 G13 SYNC± (C → M) 用于 0/1/2 级 JESD204 系统的 ADC 夹层绑定 SYNC 信号

AC14_P/N

F10 和 F11 DAC SYNC± (M → C) 用于 0/1/2 级 JESD204B 系统的载板绑定 SYNC 信号
GPIO_DIFF_P/N<9> F19 和 F20 备选DAC SYNC± (M → C) 用于 0/1/2 级 JESD204B 系统的备选载板绑定 SYNC 信号
GPIO_DIFF_P/N<9> H31 和 H32 备选SYNC± (C → M) 备选 ADC 夹层绑定 SYNC 信号。当 SYNC (C → M) 不可用时使用
特殊用途 I/O
GPIO_C6 F1

从 FPGA 引脚 G25 备用

GPIO_C3 K10

从 FPGA 引脚 U24 备用

GPIO_C5 K14 从 FPGA 引脚 AF13 备用
GPIO_C10 K7 从 FPGA 引脚 AF15 备用
GPIO_B25 K13 从 FPGA 引脚 AE13 备用
GPIO_B26 K11 从 FPGA 引脚 Y23 备用
GPIO_D15 K8 从 FPGA 引脚 Y16 备用
ACLK D11 从 FPGA 引脚 W12 备用
ASDIO D12 从 FPGA 引脚 W13 备用
PRESENT H2 存在 USB2.0 输入。指示夹层卡是否存在
ASDO D26 从 FPGA 引脚 G11 备用
ASEN D27 从 FPGA 引脚 G9 备用
PRESENT_Z1 Z1 存在 USB2.0 输入。指示夹层卡是否存在。
K4_P/K4_N K4 和 K5 REFCLKP1_3 到 FPGA 引脚 H7 和 H6
CSB_ADC D17 从 FPGA 引脚 AA13 备用
CSB_LMK D18 从 FPGA 引脚 AF13 备用
CSB_LMX D20 从 FPGA 引脚 AF14 备用
SCLK C22 从 FPGA 引脚 W12 备用
SDI C23 从 FPGA 引脚 W13 备用
SDO_ADC C26 从 FPGA 引脚 Y13 备用

SDO_LMK

C27

从 FPGA 引脚 AE13 备用

SCL

C30

备用 USB2.0 I/F

SDA

C31

备用 USB2.0 I/F

NCOA0

J18

从 FPGA 引脚 AF15 备用

NCOA1

J19

从 FPGA 引脚 Y16 备用

NCOB0

J21

从 FPGA 引脚 G22 备用

NCOB1

J22

从 FPGA 引脚 F22 备用

CDBUS2-5

G27、G28、G33、G34

备用 USB2.0 I/O

DDBUS0-3

G21、G22、G36、G37

备用 USB2.0 I/O