ZHCACS6C november   2008  – june 2023 DS91M124 , DS91M125 , SN65LVDM050 , SN65LVDM050-Q1 , SN65LVDM051 , SN65LVDM051-Q1 , SN65LVDM1676 , SN65LVDM1677 , SN65LVDM176 , SN65LVDM179 , SN65LVDM180 , SN65LVDM22 , SN65LVDM31 , SN65MLVD040 , SN65MLVD047A , SN65MLVD048 , SN65MLVD080 , SN65MLVD082 , SN65MLVD128 , SN65MLVD129 , SN65MLVD2 , SN65MLVD200A , SN65MLVD202A , SN65MLVD204A , SN65MLVD204B , SN65MLVD206B , SN65MLVD3

 

  1.   1
  2.   AN-1926:M-LVDS 简介及其时钟和数据分配应用
  3.   商标
  4. 引言
  5. M-LVDS 标准概述
  6. 驱动器特性
  7. 接收器特性
  8. M-LVDS 产品组合
  9. M-LVDS 应用
  10. AdvancedTCA 系统中的时钟分配
  11. MicroTCA 系统中的时钟分配
  12. M-LVDS 作为短距离 RS-485 备选器件
  13. 10通过点对点链路进行信号分配
  14. 11“线或”式实施
  15. 12设计指南
  16. 13结论
  17. 14参考文献
  18. 15修订历史记录

“线或”式实施

M-LVDS 驱动器和 2 类接收器可用于实现“线或”式逻辑函数。图 11-1 所示为使用三个 M-LVDS 驱动器和一个与双端接多点总线互连的 2 类接收器实现的示例。所有驱动器输入均设置为 H,而驱动器输出使能 (DE) 引脚用作输入。接收器输出用作函数的输出。当被禁用时,驱动器输出为总线提供一个 0V 差分偏置并且 2 类接收器检测到逻辑 L。当任一驱动器被启用时,总线被偏置为一个 H 并且接收器检测到逻辑 H。

GUID-62BF6F2A-3871-4990-994B-EE974B3F8CA4-low.gif图 11-1 具有三个 M-LVDS 驱动器和一个 2 类接收器的“线或”式电路