返回页首

产品详细信息

参数

Output options Adjustable Output Iout (Max) (A) 1 Vin (Max) (V) 6.5 Vin (Min) (V) 2.2 Vout (Max) (V) 6 Vout (Min) (V) 0.8 Noise (uVrms) 23 Iq (Typ) (mA) 0.06 Thermal resistance θJA (°C/W) 48 Load capacitance (Min) (µF) 4.7 Rating Catalog Regulated outputs (#) 1 Features Enable Accuracy (%) 3 PSRR @ 100 KHz (dB) 60 Dropout voltage (Vdo) (Typ) (mV) 170 Operating temperature range (C) -40 to 125 open-in-new 查找其它 线性稳压器(LDO)

封装|引脚|尺寸

VSON (DRB) 8 9 mm² 3 x 3 open-in-new 查找其它 线性稳压器(LDO)

特性

  • 具有使能功能的低压降 1A 稳压器
  • 可调节输出电压:0.8V 至 6V
  • 宽带宽高 PSRR:
    • 1kHz 时为 80dB
    • 100kHz 时为 60dB
    • 1MHz 时为 54dB
  • 低噪音:23.5μVRMS典型值 (100Hz 至
    100kHz)
  • 与一个 4.7μF 电容搭配工作时保持稳定
  • 出色的负载和线路瞬态响应
  • 总体精度 3%(在负载、线路、温度范围内)
  • 过流和过热保护
  • 极低压降:1A 时的典型值为 170mV
  • 封装方式:3mm x 3mm 小外形尺寸无引线 (SON)-8

应用范围

  • 电信基础设施
  • 音频
  • 高速接口 (I/F)(锁相环 (PLL) 和压控振荡器 (VCO))

All trademarks are the property of their respective owners.

open-in-new 查找其它 线性稳压器(LDO)

描述

TPS7A8101是一款低压差线性稳压器(LDO),此稳压器可在噪音情况下可提供出色的性能以及输出端的电源抑制比(PSRR)。这个LDO使用一个先进的双极CMOS(BiCMOS)工艺和一个功率场效应晶体管(PMOSFET)无源器件来实现极低噪音,优良的瞬态响应,和出色的PSRR性能。

TPS7A8101 器件与 4.7μF 陶瓷输出电容搭配工作时可保持稳定,并且使用了一个精密电压基准和反馈环路,从而在所有负载、线路、过程和温度变化范围内至少实现 3% 的精度。

该器件的额定温度范围为 TJ = –40°C 至 125°C,采用带有散热焊盘的 3mm × 3mm、小外形尺寸无引线 (SON)-8 封装。

open-in-new 查找其它 线性稳压器(LDO)
下载
您可能感兴趣的类似产品
open-in-new 产品比较
功能相同,但与相比较的设备引脚不同或参数不等效:
TPS7A91 正在供货 1A 高精度低噪声低压降 (LDO) 稳压器 1-A, low noise (4.7uVrms) LDO in a small package (2.5 mm x 2.5mm)
与相比较的设备类似但功能不等效:
TPS7A88 正在供货 双通道 1A 低噪声 LDO TPS7A88 is a dual-channel, low noise, 1-A LDO.

技术文档

= 特色
未找到结果。请清除搜索,并重试。 查看所有 15
类型 标题 下载最新的英文版本 发布
* 数据表 TPS7A8101 低噪声、高带宽、高 PSRR、低压降 1A 线性稳压器 数据表 (Rev. B) 下载英文版本 (Rev.B) 2016年 6月 9日
应用手册 A Topical Index of TI LDO Application Notes 2019年 6月 27日
技术文章 LDO basics: capacitor vs. capacitance 2018年 8月 1日
选择指南 电源管理指南 2018 (Rev. K) 2018年 7月 31日
技术文章 LDO Basics: Preventing reverse current 2018年 7月 25日
选择指南 电源管理指南 2018 2018年 6月 25日
技术文章 LDO basics: introduction to quiescent current 2018年 6月 20日
选择指南 Low Dropout Regulators Quick Reference Guide 2018年 3月 21日
技术文章 LDO basics: noise – part 1 2017年 6月 14日
选择指南 低压降稳压器快速参考指南 (Rev. M) 下载最新的英文版本 (Rev.P) 2017年 1月 5日
应用手册 LDO环路稳定性及其对射频频综相噪的影响 2013年 4月 15日
应用手册 LDO噪音在详细研究 下载英文版本 2012年 12月 6日
应用手册 2012 年第 4 季度刊模拟应用学报 2012年 9月 25日
用户指南 TPS7A81xxDRBEVM 2011年 12月 20日
应用手册 What Gives in Dropout? Low Dropout Regulator Performance Near Dropout 2010年 10月 8日

设计与开发

有关其他条款或所需资源,请点击下面的任何链接来查看详情页面。

硬件开发

评估板 下载
ADS58J64 评估模块
ADS58J64EVM
document-generic 用户指南
说明

ADS58J64EVM 是一款评估板,用于评估德州仪器 (TI) 的 ADS58J64 集成式接收器。ADS58J64 是一款具有缓冲模拟输入的14 位、500 MSPS 的低功耗四通道电信接收器,。该器件支持 JESD204B 接口和高达 10Gbps 的数据速率。该 EVM 具备变压器耦合模拟输入和时钟输入,以此来支持单端信号源和时钟源,同时还可适应广泛的信号频率。模拟输入端的变压器以背对背方式连接,以实现更出色的振幅和相位匹配性能。板载时钟合成器/分配芯片 LMK04828 可用于为 ADC 及数据采集板 (TSW14J56EVM) 的 JESD204B 接口提供具有超低抖动和超低相位噪声的器件时钟和匹配系统参考时钟 (SYSREF)。ADS58J64 和 LMK04828 均可通过易于使用的软件图形用户界面 (GUI) 来进行控制。

ADS58J64EVM 可通过 FMC 连接器直接连接到 TSW14J56EVM,从而借助 HSDCPRO 软件进行数据采集和后续分析。ADS58J64EVM 还可以连接到任何包含 FMC 连接器的 FPGA/ASIC 评估模块。

特性
  • 变压器耦合信号输入网络,支持为该 EVM 提供单端信号源
  • 板载系统时钟发生器 (LMK04828) 可为高速 JESD204B 串行接口生成 FPGA 参考时钟、ADC 采样时钟和 SYSREF
  • 默认的变压器耦合时钟输入网络可通过噪声极低的单端时钟源测试接收器性能
  • 通过 USB 接口和易于使用的软件 GUI 进行器件寄存器编程
  • 与 TSW14J56 数据采集板和 HSDCPRO 数据分析软件兼容
评估板 下载
DAC38RF80 评估模块
DAC38RF80EVM
document-generic 用户指南
说明

DAC38RF80EVM 是用于评估 DAC38RF80/84/90 数模转换器 (DAC) 的电路板。该 EVM 可用于对采样率高达 9GSPS 的 DAC 进行性能评估。它适合与基于 FPGA 的图形发生器卡 TSW14J56EVM(修订版 B 及以上版本)搭配使用。该 EVM 上提供的 FMC 连接器还可以将 DAC 与第三方供应商的 FPGA 开发板相连接。此外,借助易于使用的软件界面,还可通过 SPI 来控制 DAC 和板载 LMK04828 时钟芯片。

特性
  • 可对采样率高达 9GSPS 的 DAC38RF80/84/90 进行评估
  • 支持针对各类 FMC 的高达 12.5Gbps 的 SerDes 信令速率
  • 具有出色相位噪声的两个片上 PLL 可简化系统时钟生成;此外还支持外部时钟模式
  • 2:1 阻抗变压器可帮助提供交流耦合输出,实现平衡至不平衡转换
  • 简便易用的软件界面和数据图形生成工具
评估板 下载
document-generic 用户指南
说明
DAC38RF82EVM 是用于评估 DAC38RF82/83/85/93 数模转换器 (DAC) 的电路板。该 EVM 可用于对采样率高达 9GSPS 的 DAC 进行性能评估,专为与 TSW14J56 EVM 配合使用而设计。此外,借助所提供的 FMC 连接器还可将 DAC 连接到来自第三方供应商的 FPGA 开发板。此外,借助易于使用的软件界面,还可通过 SPI 来控制 DAC 和板载 LMK04828 时钟芯片。
特性
  • 可对采样率高达 9GSPS 的 DAC38RF82/83/85/93 进行评估
  • 支持针对各类 FMC 的高达 12.5Gbps 的 serdes 信令速率
  • 集成低相位噪声、2 VCO 片上 PLL 可简化系统时钟生成。同时还支持外部时钟模式。
  • 带有板载 2:1 阻抗的交流耦合、差动输出变压器可实现平衡至不平衡转换
  • 方便易用的软件接口和数据模式生成工具
评估板 下载
document-generic 用户指南
说明
DAC38RF86 评估模块 (EVM) 是用于评估 DAC38RF86 数模转换器 (DAC) 的电路板。该 EVM 可用于对采样率高达 9GSPS 的 DAC 进行性能评估,同时还设计用于与 TSW14J56EVM(修订版 B 及更高版本)搭配使用。提供的 FMC 连接器还可以将 DAC 与第三方供应商的 FPGA 开发板相连接。此外,借助易于使用的软件界面,还可通过 SPI 来控制 DAC 和板载 LMK04828 时钟芯片。
特性
  • 可对采样率高达 9GSPS 的 DAC38RF86 或 DAC38RF96 进行评估
  • 支持针对各类 FMC 的高达 12.5Gbps 的 SerDes 信令速率
  • 具有出色相位噪声的两个片上 PLL 可简化系统时钟生成;此外还支持外部时钟模式
  • 集成式阻抗变压器 (DAC38RF86) 可帮助提供交流耦合输出,实现平衡至不平衡转换
  • 简便易用的软件界面和数据信号生成工具
评估板 下载
document-generic 用户指南
说明

DAC38RF89 评估模块 (EVM) 是用于评估 DAC38RF89 数模转换器 (DAC) 的电路板。该 DAC38RFEVM 可用于对采样率高达 9GSPS 的 DAC 进行性能评估,同时还设计用于与 TSW14J56EVM(修订版 B 及更高版本)搭配使用。提供的 FMC 连接器还可以将 DAC 与第三方供应商的 FPGA 开发板相连接。此外,借助易于使用的软件界面,还可通过 SPI 来控制 DAC 和板载 LMK04828 时钟芯片。

特性
  • 可对采样率高达 9GSPS 的 DAC38RF89 进行评估
  • 支持针对各类 FMC 的高达 12.5Gbps 的 SerDes 信令速率
  • 具有出色相位噪声的两个片上 PLL 可简化系统时钟生成;此外还支持外部时钟模式
  • 集成式阻抗变压器 (DAC38RF89) 可帮助提供交流耦合输出,实现平衡至不平衡转换
  • 简便易用的软件界面和数据信号生成工具
评估板 下载
document-generic 用户指南
$499.00
说明

The DCA1000 evaluation module (EVM) provides real-time data capture and streaming for two- and four-lane low-voltage differential signaling (LVDS) traffic from TI radar-sensor BoosterPack™ EVMs. The data can be streamed out via 1-Gbps Ethernet in real time. The data (...)

特性
  • Supports lab and mobile collection scenarios
  • Captures LVDS data from AWR/IWR radar sensors
  • Streams output in real time through 1-Gbps Ethernet
  • Controlled via onboard switches or GUI/library
评估板 下载
document-generic 用户指南
$399.00
说明
LMK04610EVM 具有 LMK04610 符合 JESD204B 标准的超低噪声和低功耗双环路抖动清除器。凭借全部输出运行时仅为 900mW 的功耗,LMK04610 采用低噪声 VCXO 模块可支持低于 74 fs 的抖动(12kHz 至 20MHz)。集成 LDO 可提供高 PSRR,支持使用直流/直流转换器。
特性
  • 当输出频率为 122.88MHz 时,具有从 10kHz 至 20MHz 的典型 60 fs rms 双环路架构
  • 集成环路滤波器可轻松实现原型设计
  • 122.88MHz 时,10 个输出的典型功耗为 0.9W
  • 跳线可配置电源配有板载 LDO 和直流/直流转换器
  • GUI 平台可实现对器件寄存器的完全访问
评估板 下载
LMK04616 评估模块
LMK04616EVM
document-generic 用户指南
$499.00
说明
LMK04616EVM 配备了 LMK04616 — 一款符合 JESD204B 标准的超低噪声、低功耗双环路抖动清除器。凭借 16 路输出运行时仅为 1200mW 的功耗,LMK04616 使用低噪声 VCXO 模块支持 65 fs 的抖动(12kHz 至 20MHz)。集成 LDO 可提供高 PSRR,支持使用直流/直流转换器。
特性
  • 双环路架构,在 122.88MHz 的输出频率下,10kHz 至 20MHz 范围内的抖动典型值为 60 fs rms
  • 集成环路滤波器可轻松实现原型设计
  • 122.88MHz 时,16 路输出的典型功耗为 1.2W
  • 跳线可配置电源配有板载 LDO 和直流/直流转换器
  • GUI 平台可实现对器件寄存器的完全访问
评估板 下载
document-generic 用户指南
$399.00
说明

LMK05028EVM 是 LMK05028 网络时钟发生器和同步器的评估模块。该 EVM 可用于器件评估、合规性测试和系统原型设计。
LMK05028 集成了两个具有可编程带宽的数字锁相环 (DPLL),用于实现输入的漂移和抖动衰减。该 EVM 包括针对时钟输入、振荡器输入和时钟输出的 SMA 连接器,以便连接到 50Ω 测试设备。通过板载 XO 和 TCXO (...)

特性
  • 两个具有可编程带宽的 DPLL 以及用于实现频率转换的模拟 PLL
  • 4 个时钟输入,可支持无中断切换和保持
  • 8 个差分输出时钟或 16 个 LVCMOS 输出时钟,或者二者的组合
  • 通过片上 EEPROM 来支持自定义的启动时钟配置
  • 灵活的振荡器选项:板载 XO 和 TCXO 或外部 SMA 输入
  • USB MCU 接口,用于通过 TICS Pro GUI 进行 I2C/SPI 和 GPIO 引脚控制
评估板 下载
document-generic 用户指南
$399.00
说明
The LMK05318EVM is an evaluation module for the LMK05318 Network Synchronizer Clock device.
The EVM can be used as a flexible, synchronous clock source for rapid evaluation, compliance testing, and system prototyping.  SMA ports provide access to the LMK05318 clock inputs and outputs for (...)
特性
  • One Digital PLL (DPLL) with programmable bandwidths and Two Fractional Analog PLLs (APLLs) for Flexible Clock Generation
  • Two reference inputs to the DPLL supporting hitless switching & holdover
  • Eight output clocks with 50-fs RMS phase jitter (12 kHz to 20 MHz)
  • On-chip EEPROM for custom start-up clock (...)
评估板 下载
document-generic 用户指南
$20.00
说明
The TPS7A8101EVM-093 evaluation module (EVM) helps you evaluate the performance of the TPS7A8101 low-noise, wide-bandwidth, high-PSRR, low-dropout 1-A linear regulator with enable. The EVM is a stand alone evaluation module containing a low-dropout regulator IC for adjustable voltage regulation (...)
特性
  • Input Voltage as low as 2.2V
  • 170mV dropout @ 1A
  • Adjustable output from 0.8V to 6.0V
  • Protections: Over current and Over temperature
  • Enable pin
  • Wide-Bandwidth High PSRR
  • Low-Noise 3mm x 3mm SON-8 DRB Package

设计工具和仿真

仿真模型 下载
SBVM110.ZIP (33 KB) - PSpice Model
GERBER 文件 下载
SLVC403.ZIP (236 KB)

参考设计

参考设计 下载
优化 射频采样 DAC 中的杂波和相位噪声的电源参考设计
TIDA-01215 — 此参考设计在不牺牲性能的情况下为射频采样 DAC38RF8x 数模转换器 (DAC) 的加电启动提供了一种高效电源方案,并且可以降低板面积和 BOM。该参考设计使用直流/直流开关和 LDO 为 DAC38RF8x 加电,同时实现高的模拟性能(杂散噪声和相位噪声)并最大限度地减少电源效率折衷。可以将此处概括的设计方法扩展到其他射频采样数据转换器的电源设计。
document-generic 原理图 document-generic 用户指南
参考设计 下载
射频采样 S 频带雷达发送器参考设计
TIDA-01240 — 借助使用 DAC38RF80(一种 9GSPS 16 位数模转换器 (DAC))的射频采样架构,对适用于 S 频带多功能相控阵雷达 (MPAR) 的波形合成进行了展示。该射频采样发送架构可简化信号链,拉近数据转换器与天线之间的距离,从而实现灵活性和高性能。
document-generic 原理图 document-generic 用户指南
参考设计 下载
功耗优化型 77GHz 液位变送器参考设计
TIDEP-0091 TI Design TIDEP-0091 highlights strategies for power optimization of IWR14xx 76- to 81-GHz mmWave sensors in tank level-probing applications, displacement sensors, 4- to 20-mA sensors, and other low-power applications for detecting range with high accuracy in a minimal power envelope. In these (...)
document-generic 原理图 document-generic 用户指南 document-generic 下载英文版本 (Rev.B)
参考设计 下载
适用于保护继电器处理器模块的高效电源架构参考设计
TIDA-010011 — This reference design showcases various power architectures for generating multiple voltage rails for an application processor module, requiring >1A load current and high efficiency . The required power supply is generated using 5-, 12- or 24-V DC input from the backplane. Power supplies are (...)
document-generic 原理图
参考设计 下载
适用于上行 DOCSIS 3.1 应用的宽带接收器参考设计
TIDA-01378 — 此参考设计包括用于宽带接收器应用的模拟前端 (AFE) 信号链,其中使用 LMH2832 数字控制可变增益放大器 (DVGA) 和 ADS54J40 模数转换器 (ADC)。此设计主要针对适用于电缆调制解调器终端系统 (CMTS) 的上游 DOCSIS 3.1 接收器应用,并支持高达 196 MHz 的上游信号带宽。该电路满足了 DOCSIS 3.1 标准的滤波和模拟信号处理要求,使得系统设计人员更容易将设计立即整合在上游信号路径的 CMTS 侧。
document-generic 原理图 document-generic 用户指南
参考设计 下载
连续波相位对齐型多音调发生器:直流转 6GHz 射频采样 DAC 参考设计
TIDA-01084 TIDA-01084 参考设计演示了如何使用射频采样 DAC 来生成连续相位对齐多音波形。14 位的 9GSPS DAC38RF83 具有四个 48 位独立 NCO,可以生成四个置于第一个奈奎斯特区域内任何位置的 CW 音调,或者在第二个奈奎斯特区域中支持高达 6 GHz。

此参考设计涵盖操作理论、GUI 介绍以及关于通过 NCO 编程生成音调而不需要外部信号发生器的说明。此设计展示了一种易于使用的方法,通过这种方法极大地简化和缩减了生成连续波形所需的物料清单 (BOM)。

document-generic 原理图 document-generic 用户指南
参考设计 下载
TI USB Type-C™ 底座参考设计
TIDA-00630 Type-C 底座板旨在帮助评估具有视频和充电支持的 Type-C 底座实施方案。Type-C 底座为支持 USB PD/交替模式协议的 Type-C 系统提供数据和视频端口扩展和充电功能。此底座附带三个面向下游的端口:两个最大 VBUS 功耗为 5V@3A 的纯 Type C DFP 端口,一个支持 BC1.2 的 Type-A DFP 端口。此外还提供一个 DisplayPort 连接器用于视频接收连接:直接连接到 DisplayPort 监视器、连接到 MST 集线器或 DP 协议转换器到监视器。
document-generic 原理图
参考设计 下载
用于高速 ADC 的高性能单端转差动有源接口
由 Dallas Logic Corporation 提供 此参考设计使用 ADC34J22 12b 50Msps JESD204B 数据转换器和 THS4541 全差动放大器,用以展示如何设计适用于高速 ADC 的高性能有源接口。  此类电路可用于传感器前端、电机控制以及测试和测量应用。  可展示电路模型和设计公式的推算结果,以及 PCB 上的实际实施情况。  可提供上述实施情况的结果,以便展示与无源交流耦合变压器接口相比极其相似的性能。
document-generic 原理图 document-generic 用户指南

CAD/CAE 符号

封装 引脚 下载
SON (DRB) 8 了解详情

订购与质量

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持