产品详细信息

Output options Adjustable Output Iout (Max) (A) 1.5 Vin (Max) (V) 5.5 Vin (Min) (V) 0.8 Vout (Max) (V) 3.5 Vout (Min) (V) 0.8 Noise (uVrms) 13 Iq (Typ) (mA) 3 Thermal resistance θJA (°C/W) 27 Rating Catalog Load capacitance (Min) (µF) 0 Regulated outputs (#) 1 Features Enable, Power good, Soft start Accuracy (%) 1 PSRR @ 100 KHz (dB) 52 Dropout voltage (Vdo) (Typ) (mV) 55 Operating temperature range (C) -40 to 125
Output options Adjustable Output Iout (Max) (A) 1.5 Vin (Max) (V) 5.5 Vin (Min) (V) 0.8 Vout (Max) (V) 3.5 Vout (Min) (V) 0.8 Noise (uVrms) 13 Iq (Typ) (mA) 3 Thermal resistance θJA (°C/W) 27 Rating Catalog Load capacitance (Min) (µF) 0 Regulated outputs (#) 1 Features Enable, Power good, Soft start Accuracy (%) 1 PSRR @ 100 KHz (dB) 52 Dropout voltage (Vdo) (Typ) (mV) 55 Operating temperature range (C) -40 to 125
TO-263 (KTW) 7 154 mm² 10.1 x 15.24 VQFN (RGR) 20 12 mm² 3.5 x 3.5 VQFN (RGW) 20 25 mm² 5.0 x 5.0 VQFN (RGW) 20 25 mm² 5 x 5
  • Input Voltage Range: 0.8 V to 5.5 V
  • Soft-Start (SS) Pin Provides a Linear Start-Up With Ramp Time Set by External Capacitor
  • 1% Accuracy Over Line, Load, and Temperature
  • Supports Input Voltages as Low as 0.8 V With External Bias Supply
  • Adjustable Output (0.8 V to 3.6 V)
  • Ultra-Low Dropout: 55 mV at 1.5 A (Typical)
  • Stable With Any or No Output Capacitor
  • Excellent Transient Response
  • Open-Drain Power-Good (VQFN)
  • Active High Enable
  • Input Voltage Range: 0.8 V to 5.5 V
  • Soft-Start (SS) Pin Provides a Linear Start-Up With Ramp Time Set by External Capacitor
  • 1% Accuracy Over Line, Load, and Temperature
  • Supports Input Voltages as Low as 0.8 V With External Bias Supply
  • Adjustable Output (0.8 V to 3.6 V)
  • Ultra-Low Dropout: 55 mV at 1.5 A (Typical)
  • Stable With Any or No Output Capacitor
  • Excellent Transient Response
  • Open-Drain Power-Good (VQFN)
  • Active High Enable

The TPS742 series of low-dropout (LDO) linear regulators provide an easy-to-use, robust power-management solution for a wide variety of applications. User-programmable soft-start minimizes stress on the input power source by reducing capacitive inrush current on start-up. The soft-start is monotonic and well suited for powering many different types of processors and ASICs. The enable input and power-good output allow easy sequencing with external regulators. This complete flexibility permits the user to configure a solution that meets the sequencing requirements of FPGAs, DSPs, and other applications with special start-up requirements.

A precision reference and error amplifier deliver 1% accuracy over load, line, temperature, and process. Each LDO is stable with low-cost ceramic output capacitors, and the family is fully specified from –40°C to 125°C. The TPS742 devices are offered in a small 5-mm × 5-mm VQFN (RGW) and a small 3.5-mm × 3.5-mm VQFN (RGR) package, yielding a highly compact total solution size. For applications that require additional power dissipation, the DDPAK/TO-263 (KTW) package is also available.

The TPS742 series of low-dropout (LDO) linear regulators provide an easy-to-use, robust power-management solution for a wide variety of applications. User-programmable soft-start minimizes stress on the input power source by reducing capacitive inrush current on start-up. The soft-start is monotonic and well suited for powering many different types of processors and ASICs. The enable input and power-good output allow easy sequencing with external regulators. This complete flexibility permits the user to configure a solution that meets the sequencing requirements of FPGAs, DSPs, and other applications with special start-up requirements.

A precision reference and error amplifier deliver 1% accuracy over load, line, temperature, and process. Each LDO is stable with low-cost ceramic output capacitors, and the family is fully specified from –40°C to 125°C. The TPS742 devices are offered in a small 5-mm × 5-mm VQFN (RGW) and a small 3.5-mm × 3.5-mm VQFN (RGR) package, yielding a highly compact total solution size. For applications that require additional power dissipation, the DDPAK/TO-263 (KTW) package is also available.

下载

您可能感兴趣的相似产品

open-in-new 比较产品
功能与比较器件相似。
TPS7A8300 正在供货 具有电源正常指示功能的 2A、低输入电压、低噪声、高精度超低压降稳压器 TPS7A8300 is the next-generation version of this device with lower noise.
TPS7A83A 正在供货 具有电源正常指示功能的 2A、低输入电压 (1.1V)、低噪声、高精度、超低压降稳压器 2-A LDO with lower-noise (4.4uVrms), low dropout (200mV) and improved accuracy (0.75%) and wider VOUT range
TPS7A92 正在供货 2A、低噪声、高 PSRR、高精度、可调节超低压降稳压器 2-A LDO with lower noise (4.7uVrms) LDO in small package (2.5x2.5mm)

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索,并重试。
查看全部 12
类型 项目标题 下载最新的英语版本 日期
* 数据表 TPS742 1.5-A Ultra-LDO With Programmable Soft-Start 数据表 (Rev. N) PDF | HTML 17 Nov 2016
应用手册 LDO 噪声揭秘 (Rev. B) PDF | HTML 下载英文版本 (Rev.B) PDF | HTML 16 Sep 2020
应用手册 Using Thermal Calculation Tools for Analog Components (Rev. A) 30 Aug 2019
应用手册 A Topical Index of TI LDO Application Notes (Rev. F) 27 Jun 2019
应用手册 LDO PSRR Measurement Simplified (Rev. A) PDF | HTML 09 Aug 2017
应用手册 What Gives in Dropout? Low Dropout Regulator Performance Near Dropout 08 Oct 2010
应用手册 简化的 LDO PSRR 测量 下载最新的英文版本 (Rev.A) PDF | HTML 28 Jul 2010
应用手册 How to Use New Thermal Metrics 15 Dec 2009
模拟设计期刊 通过 TPS74x01 系列线性稳压器实现同步断电顺序 下载英文版本 12 Aug 2008
模拟设计期刊 具有 80% 效率和 Plost < 1W 的 3A、1.2Vout 线性稳压器 下载英文版本 25 Jun 2008
模拟设计期刊 Q3 2007 Issue Analog Applications Journal 10 Aug 2007
EVM 用户指南 TPS74xxxEVM-118 20 Jun 2006

设计和开发

如需其他信息或资源,请查看下方列表,点击标题即可进入详情页面。

评估板

ADC32RF42EVM — ADC32RF42 双通道 14 位 1.5GSPS 射频采样 ADC 评估模块

ADC32RF42 评估模块 (EVM) 展示了具有 JESD204B 接口的双通道、1.5GSPS、14 位模数转换器 (ADC) 的性能。该 EVM 包含 ADC32RF42 器件、由 LMK04828 提供的 JESD204B 时钟和用于提供必需电压的 TI 电压稳压器。

此 ADC 每个通道的输入默认连接到一个变压器输入电路,该电路可连接到 50Ω 单端信号源。时钟基准输入通过变压器输入提供,而且时钟基准输入可连接到 50Ω 单端时钟源。可使用板载 LMK04828 生成必需的 JESD204B 时钟。通过板载 USB 连接和基于 Windows® 的 (...)

用户指南: PDF
TI.com 無法提供
评估板

ADC32RF44EVM — ADC32RF44 双通道 14 位 2.6GSPS 射频采样 ADC 评估模块

ADC32RF44 评估模块 (EVM) 展示了具有 JESD204B 接口的双通道、2.5GSPS、14 位模数转换器 (ADC) 的性能。该 EVM 包含 ADC32RF44 器件、由 LMK04828 提供的 JESD204B 时钟和用于提供必需电压的 TI 电压稳压器。

此 ADC 每个通道的输入默认连接到一个变压器输入电路,该电路可连接到 50Ω 单端信号源。时钟基准输入通过变压器输入提供,而且时钟基准输入可连接到 50Ω 单端时钟源。可使用板载 LMK04828 生成必需的 JESD204B 时钟。通过板载 USB 连接和基于 Windows® 的 (...)

用户指南: PDF
TI.com 無法提供
评估板

ADC32RF82EVM — ADC32RF82 双通道 14 位 2.45-GSPS 射频采样电信接收器评估模块

ADC32RF82 评估模块 (EVM) 展示了具有 JESD204B 接口的双通道 2.45GSPS 14 位模数转换器 (ADC) 的性能。该 EVM 包含 ADC32RF82 器件、由 LMK04828 提供的 JESD204B 时钟和用于提供必需电压的 TI 电压稳压器。

该 ADC 每个通道的输入默认连接到一个变压器输入电路,该电路可连接到 50Ω 单端信号源。时钟基准输入通过变压器输入提供,而且时钟基准输入可连接到 50Ω 单端时钟源。可使用板载 LMK04828 生成必需的 JESD204B 时钟。通过板载 USB 连接和基于 Windows® 的 (...)

用户指南: PDF
TI.com 無法提供
评估板

ADS58J64EVM — 适用于 ADS58J64 四通道、14 位、1GSPS 电信接收器和反馈 IC 的评估模块

ADS58J64EVM 是一款评估板,用于评估德州仪器 (TI) 的 ADS58J64 集成式接收器。ADS58J64 是一款拥有缓冲模拟输入的 14 位、500MSPS 低功耗四通道电信接收器。该器件支持 JESD204B 接口和高达 10Gbps 的数据速率。该 EVM 具备变压器耦合模拟输入和时钟输入,以此来支持单端信号源和时钟源,同时还可适应多种信号频率。模拟输入端的变压器以背对背方式连接,可实现更出色的振幅和相位匹配性能。板载时钟合成器/分配芯片 LMK04828 可用于为 ADC 及数据采集板 (TSW14J56EVM) 的 JESD204B (...)

用户指南: PDF
TI.com 無法提供
评估板

DP149RSBEVM — DP149 3.4Gbps DP++ 转 HDMI 重定时器评估模块

DP149RSBEVM 是专为帮助客户评估用于视频应用的 DP149 器件而开发的 PCB。此 EVM 还能用作在 RSB 封装中实现 DP149 的硬件参考设计。可以根据请求提供 PCB 设计/布局文件,以提供布线/位置规则的 PCB 设计示意图。

用户指南: PDF
TI.com 無法提供
评估板

DP159RGZEVM — DP159RGZEVM 评估模块

DP159RSBEVM 是专为帮助客户评估用于视频应用的 DP159 器件而开发的 PCB。此 EVM 具有用于发送器的 DP 连接和用于接收器的 HDMI 连接。J2 是一种标准 DP 连接器 (Molex 47272-0001)。P2 是一种标准 HDMI 连接器 (Molex 4715-10001)。板上还有用于 HDMI 发送器 (P1) 的第三个视频连接,此功能未装在 DP159RGZEVM 上。

用户指南: PDF
TI.com 無法提供
评估板

DP159RSBEVM — DP159RGZEVM 评估模块

DP159RSBEVM 是专为帮助客户评估用于视频应用的 DP159 器件而开发的 PCB。此 EVM 具有用于发送器的 DP 连接和用于接收器的 HDMI 连接。J2 是一种标准 DP 连接器 (Molex 47272-0001)。P2 是一种标准 HDMI 连接器 (Molex 4715-10001)。板上还有用于 HDMI 发送器 (P1) 的第三个视频连接,此功能未装在 DP159RSBEVM 上。

用户指南: PDF
TI.com 無法提供
评估板

SN65DSI83Q1-EVM — MIPI® DSI 转 LVDS 桥接和 FlatLink™ 集成电路评估模块

SN65DSI83Q1EVM 是一款专为帮助客户在系统硬件中实施 SN65DSI83Q1 而打造的 PCB。此 EVM 包括支持 DSI 输入和 LVDS 输出信号的板载连接器。  这些连接器用于将 MIPI DPHY 兼容型 DSI 源和 LVDS 面板连接至 EVM。 
用户指南: PDF
TI.com 無法提供
评估板

SN65DSI85EVM — SN65DSI85 双通道 MIPI® DSI 转双链路 FlatLink™ LVDS 桥接评估模块

SN65DSI85 评估模块 (EVM) 是一款为帮助客户在系统硬件中实施 SN65DSI85 而打造的 PCB。此 EVM 还可用作使用 SN65DSI85 的任意实施方案的硬件参考设计。此 SN65DSI85EVM 包括 DSI 输入和 LVDS 输出信号的板载连接器。  这些连接器适用于将 MIPI DPHY 兼容的 DSI 源和 LVDS 面板连接至 EVM。 
用户指南: PDF
TI.com 無法提供
评估板

SN65DSI85Q1-EVM — 双通道 MIPI® DSI 转双链路 FlatLink LVDS 桥接器评估模块

SN65DSI85Q1EVM 是一款专为帮助客户在系统硬件中实施 SN65DSI85Q1 而打造的 PCB。此 EVM 包括支持 DSI 输入和 LVDS 输出信号的板载连接器。这些连接器用于将 MIPI DPHY 兼容型 DSI 源和 LVDS 面板连接至 EVM。
用户指南: PDF
TI.com 無法提供
评估板

TDP158RSBEVM — 6Gbps 交流耦合型 TMDS & HDMI™ 转接驱动器评估模块

TDP158 EVM 是为帮助客户评估用于视频应用的 TDP158 器件而开发的 PCB。该款 EVM 还能用作在 RSB 封装中实现 TDP158 的硬件参考设计。可以根据请求提供 PCB 设计/布局文件,从而提供布线/布局规则的 PCB 设计说明。
用户指南: PDF
TI.com 無法提供
评估板

TMDS171RGZEVM — TMDS171EVM 评估模块

TMDS171 EVM 是专为帮助客户评估带 HDMI 接口的视频应用 TMDS171 设备而开发的印刷电路板。此 EVM 还能用作在 RGZ 封装中实现 TMDS171 的硬件参考设计。可以根据请求提供 PCB 设计/布局文件,其中包含 TMDS171 或 DP159 RGZ 组件的布线/位置规则 PCB 设计示意图。


值得注意的是,此 EVM 设计支持 TMDS171、DP159 和 DP159 至 HDMI 应用,因此它包含典型 TMDS171 应用不需要的许多组件。可以为客户单独提供专门针对 TMDS171 和 DP159 的参考设计。

用户指南: PDF
TI.com 無法提供
评估板

TMDS181RGZEVM — 采用 RGZ 封装的 TMDS181 6Gbps TMDS 重定时器评估模块

The TMDS181RGZEVM is a PCB created to help customers evaluate the TMDS181 device for video applications with HDMI interfaces.
用户指南: PDF
TI.com 無法提供
仿真模型

TPS74201 PSpice Transient Model (Rev. B)

SLIM016B.ZIP (61 KB) - PSpice Model
仿真模型

TPS74201 TINA-TI Transient Reference Design

SLIM289.TSC (106 KB) - TINA-TI Reference Design
仿真模型

TPS74201 TINA-TI Transient Spice Model

SLIM288.ZIP (36 KB) - TINA-TI Spice Model
仿真模型

TPS74201 Unencrypted PSpice Transient Model

SBVM620.ZIP (3 KB) - PSpice Model
参考设计

TIDA-010057 — Ultrasound smart probe power supply reference design

医疗成像领域的巨大技术进步和高集成度,特别是手持式超声波智能探头的出现,促使工程师开发出高效率、抗噪声的小尺寸电源解决方案。此参考设计阐述了端到端电源和数据解决方案,适用于我们采用 TX7332 发送芯片和 AFE5832LP 接收芯片的高性能 128 通道 Tx/64 通道 Rx 超声波智能探头。通过 5V USB Type-C™ 输入,电源树可生成用于发送的单级无变压器高压(高达 +/-80V,并且高度小于 5mm)以及用于 AFE 和 FPGA 的负载点低压。此设计可实现低噪声(纹波电压小于 10mV)高效电源轨并提高热性能(温升小于 (...)
设计指南: PDF
原理图: PDF
参考设计

TIDA-050001 — HDMI 2.0 ESD 保护参考设计

This reference design is to show two distinct ways to protect the TMDS lines of a HDMI 2.0 drivers and retimers from electrostatic discharge (ESD). The HDMI standard is used in many applications from set-topboxes to notebooks to TV's. Since these ports are almost always external they are (...)
设计指南: PDF
原理图: PDF
参考设计

TIDA-01161 — 1GHz 信号带宽射频采样接收器参考设计

射频采样架构为传统超外差架构提供了替代方案。射频采样模数转换器 (ADC) 以高采样率工作,将射频 (RF) 信号直接转换为数字信号。由于采样率较高,射频采样架构支持很宽的信号带宽。更高的信号带宽可扩大系统容量,从而能够实现更快的数据传输或更佳的用户访问。

该参考设计采用 ADC32RF45,该器件是双通道、14 位分辨率 ADC,采样率高达 3GSPS。ADC 采样率除以 2 即为最大信号带宽。采用此参考设计,信号带宽可超过 1GHz。最大输入频率由输入变压器和 ADC 输入缓冲器的输入带宽决定。该参考设计支持直接捕获高达 4GHz 的射频信号,该频率适合所有主要电信频带和 S (...)

设计指南: PDF
原理图: PDF
参考设计

TIDA-01163 — 多频段 RF 采样接收器参考设计

射频采样接收器直接在射频 (RF) 频带采集信号。在多频带应用中,所需信号的频带不是很宽,但它们在频谱中隔得很远。该参考设计在不同的射频频带中采集信号,并且以数字方式将其下变频至基带。

该参考设计展示了 ADC32RF80 双通道、14 位 3GSPS 射频采样电信接收器。该器件每个通道包含两个数字下变频器 (DDC)。DDC 提供 8 至 32 的抽取值并包含一个 16 位数控振荡器。利用 ADC32RF80 的高采样率,该参考设计采集较大的射频频谱样本,其中包含多个频带中的信号和可能不必要的干扰体。DDC (...)

设计指南: PDF
原理图: PDF
参考设计

TIDA-00684 — 高带宽任意波形发生器参考设计:直流或交流耦合,高压输出

TIDA-00684 参考设计开发了一款四通道 TSW3080 评估模块 (EVM),展示了如何使用采用 DAC38J84 的有源放大器接口来演示任意波形发生器前端。DAC38J84 能够以 16 位分辨率和最高可达 2.5GSPS 的更新速率提供四个 DAC 通道。THS3217 可提供宽带差动到单端输出。THS3095 可提供高达 26Vpp 的高动态范围输出。LMH5401 可提供频带较宽的差动输出。所有这些路径都提供了直流耦合接口,能够以高性能级别驱动 50Ω 负载。此参考设计还包括用于对比目的的参考变压器路径。
设计指南: PDF
原理图: PDF
参考设计

TIDA-01016 — 信号分析仪和无线测试仪中的射频采样 ADC 的时钟参考设计

TIDA-01016 是一款适合高动态范围高速 ADC 的时钟解决方案。射频输入信号由高速 ADC 直接采用射频取样法捕获。ADC32RF80 是一款双通道 14 位 3GSPS 射频取样 ADC。3dB 输入带宽为 3.2GHz,可以捕获高达 4GHz 的信号。此设计通过 LMX2582 展示了时钟解决方案,以期在微波回程应用中使用较高输入频率时实现 ADC32RF45 的最佳 SNR 性能。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00814 — 射频采样 S 频带雷达接收器参考设计

使用 3Gsps、14 位模数转换器 (ADC) ADC32RF45 演示了在 S 频带工作的雷达系统的直接射频采样接收器方法。射频采样通过取消下变频降低了系统复杂性,并且使用高采样率实现了更宽的信号带宽。通过构建基于 ASR-11 空中交通控制雷达规范的接收器来演示该方法。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00069 — FPGA 固件示例,说明如何将 Altera FPGA 连接到高速 LVDS 接口数据转换器

该参考设计和相关的示例 Verilog 代码可用作将 Altera FPGA 连接到德州仪器 (TI) 高速 LVDS 接口模数转换器 (ADC) 和数模转换器 (DAC) 的起点。其中说明了固件实施并介绍了所需的计时限制。
用户指南: PDF
原理图: PDF
封装 引脚数 下载
DDPAK/TO-263 (KTW) 7 了解详情
VQFN (RGR) 20 了解详情
VQFN (RGW) 20 了解详情

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 认证摘要
  • 持续可靠性监测

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持与培训

视频