ZHCUCK4 June   2024 LMKDB1102 , LMKDB1202

 

  1.   1
  2.   说明
  3.   特性
  4.   应用
  5.   5
  6. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  7. 2EVM 快速入门
    1. 2.1 设置
    2. 2.2 EVM 测量
  8. 3硬件
    1. 3.1 EVM 配置
      1. 3.1.1 电源
      2. 3.1.2 逻辑输入与输出
      3. 3.1.3 时钟输入
      4. 3.1.4 时钟输出
      5. 3.1.5 状态输出、LED 和测试点
  9. 4实现结果
    1. 4.1 典型相位噪声特性
  10. 5硬件设计文件
    1. 5.1 原理图
    2. 5.2 PCB 布局
    3. 5.3 LMKDB1102EVM 物料清单 (BOM)
    4. 5.4 LMKDB1202EVM 物料清单 (BOM)
  11. 6合规信息
    1. 6.1 合规性和认证
  12. 7其他信息
    1. 7.1 商标
  13. 8参考资料

逻辑输入与输出

LMKDB1102 和 LMKDB1202 上的逻辑输入和输出引脚提供了输出有效/无效控制、信号丢失 (LOS) 检测和输出阻抗选择的选项。LMKDB1202 提供了一个额外的输入时钟选择引脚 CLKIN_SEL_tri。

表 3-2 时钟输入选择(仅适用于 LMKDB1202)
CLKIN_SEL_tri 输入电平功能
低电平(默认)CLKIN0 是所有输出的输入源。
CLKIN1 是所有输出的输入源。
高阻态CLKIN0 是 OUT1 输出的输入源,CLKIN1 是 OUT2 输出的输入源。
表 3-3 输出使能引脚控制
OE1# 和 OE2# 输入电平输出状态
低电平(默认)有效
无效
表 3-4 信号损失 (LOS) 检测(状态引脚)
LOSb 输出电平LOS 状态
未检测到
检测到
表 3-5 LP-HCSL 差分时钟输出阻抗选择
ZOUT_SEL 输入电平功能
低电平(默认)LMKDB1x02 具有 85Ω 输出端接
LMKDB1x02 具有 100Ω 输出端接