ZHCUC62 July 2024 ADS1282
图 2-10 展示了通过跳线 JP3 启用或禁用的 ADS1282EVM 的不同时钟电路。跳线 JP3 的默认设置为 2-3 位置 (ENABLE),这将在 ADS1282EVM 上启用本地 4.096MHz 振荡器 (Y1)。该时钟路由到 ADS1282 的主时钟输入(CLK 引脚)。振荡器还会连接到 SYNC 输入的触发器电路的时钟输入。在时钟输出端放置了一个 49.9Ω 串联电阻器,以减少时钟转换时的过冲和振荡。将 JP3 移动到 1-2 位置 (DISABLE) 即可在连接器 J2(未组装)上提供外部时钟。使用振幅等于 3.3V (DVDD) 且频率在 ADS1282 指定范围内(表 1-1)的 CMOS 方波信号。