ZHCUC62 July   2024 ADS1282

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 引言
    2. 1.2 性能开发套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1  EVM 模拟输入选项
    2. 2.2  共模放大器
    3. 2.3  模拟输入 1 电路
    4. 2.4  模拟输入 2 放大器
    5. 2.5  电压基准
    6. 2.6  ADC 连接和去耦
    7. 2.7  电源
    8. 2.8  低压降稳压器 (LDO)
    9. 2.9  触发器/SYNC 电路
    10. 2.10 时钟
    11. 2.11 串行接口
    12. 2.12 EEPROM
  9. 3软件
    1. 3.1 软件说明
    2. 3.2 ADS1282 EVM 软件安装
  10. 4实现结果
    1. 4.1 EVM 运行模式
      1. 4.1.1 评估设置
      2. 4.1.2 EVM 寄存器设置
        1. 4.1.2.1 通道配置
        2. 4.1.2.2 PGA 增益选择
        3. 4.1.2.3 数据速率配置
      3. 4.1.3 时域显示
      4. 4.1.4 频谱分析显示
      5. 4.1.5 直方图分析显示
  11. 5硬件设计文件
    1. 5.1 原理图
    2. 5.2 PCB 布局
    3. 5.3 物料清单 (BOM)
  12. 6其他信息
    1. 6.1 商标
  13. 7相关文档
    1. 7.1 补充内容

时钟

图 2-10 展示了通过跳线 JP3 启用或禁用的 ADS1282EVM 的不同时钟电路。跳线 JP3 的默认设置为 2-3 位置 (ENABLE),这将在 ADS1282EVM 上启用本地 4.096MHz 振荡器 (Y1)。该时钟路由到 ADS1282 的主时钟输入(CLK 引脚)。振荡器还会连接到 SYNC 输入的触发器电路的时钟输入。在时钟输出端放置了一个 49.9Ω 串联电阻器,以减少时钟转换时的过冲和振荡。将 JP3 移动到 1-2 位置 (DISABLE) 即可在连接器 J2(未组装)上提供外部时钟。使用振幅等于 3.3V (DVDD) 且频率在 ADS1282 指定范围内(表 1-1)的 CMOS 方波信号。

ADS1282V2EVM-PDK 时钟图 2-10 时钟