ZHCUBS8B October   2023  – February 2024 AFE20408

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 硬件设置
      1. 2.1.1 硬件工作原理
      2. 2.1.2 跳线定义
      3. 2.1.3 连接器定义
      4. 2.1.4 测试点
    2. 2.2 硬件概述
      1. 2.2.1 静电放电警告
      2. 2.2.2 连接 FTDI 数字控制器
      3. 2.2.3 SPI 配置
      4. 2.2.4 I2C 配置
      5. 2.2.5 PAON 开漏电路
  9. 3软件
    1. 3.1 软件设置
      1. 3.1.1 软件安装
    2. 3.2 软件概述
      1. 3.2.1 启动软件
      2. 3.2.2 软件特性
        1. 3.2.2.1 底层配置页面
        2. 3.2.2.2 “High Level Configuration”页面
  10. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局
    3. 4.3 物料清单
  11. 5其他信息
    1.     商标
  12. 6修订历史记录

跳线定义

表 3-1 显示了 AFE20408EVM 的跳线定义。

表 2-1 跳线定义
位号名称位置
J2VCCA-GND-VSSA

短接 1-2 – VCCA 接地。

短接 2-3 – VSSA 接地(默认)。

开路 -此跳线闭合。

J6

VCCB = VCCA

短接 1-2 – VCCA 和 VCCB 已连接(默认)。

开路 - VCCA 和 VCCB 未连接。

J9VCCB-GND-VSSB

短接 1-2 – VCCB 接地。

短接 2-3 – VSSB 接地(默认)。

开路 -此跳线闭合。

J13

USB-VDD-VIO

短接 1-2 – VIO 连接到板载 3.3V(默认)。

短接 3-4 – VDD 连接到板载 5V(默认)。

开路 - VDD 和 VIO 由外部电源供电。

不允许其他跳线方向。

J17

CS - SCL

短接 1-2 - 将 FTDICS引脚用于 SPI 模式(默认)。

短接 2-3 - 将 FTDI SCL 引脚用于 I2C 模式。

开路 – 如果使用外部通信,则为开路。

J18SCLK-SDA

短接 1-2 - 将 FTDI SCLK 引脚用于 SPI 模式(默认)。

短接 2-3 - 将 FTDI SDA 引脚用于 I2C 模式。

开路 – 如果使用外部通信,则为开路。

J19

I2C ADDR SELECTION

短接 1-2 和 11-12 – SPI 配置(默认)。

短接全部其他 – I2C 配置,请参阅表 3-7 了解跳线配置。

开路 – 如果使用外部通信,则为开路。

J23

DRVEN DIS

短接 1-2 - 将 DRVEN0 连接到 FTDI 控制器。

短接 3-4 - 将 DRVEN1 连接到 FTDI 控制器。

开路 - DRVENx 被拉至高电平(默认)。

J24

S0+ = HV0

短接 1-2 - 将 ADCHV0 和 SENSE0+ 连接在一起。

开路 - ADCHV0 和 SENSE0+ 是单独的(默认)。

J27

PAON OD

短接 1-2 - 将 PAON 连接到 VDD 上拉电阻,以实现开漏配置。

开路 – PAON 与 VDD 的上拉电阻断开连接(默认)。

J28

VNEG 选择

短接 1-2 - VNEG 稳压器输出为 –10.5V。

短接 3-4 - VNEG 稳压器输出为 -7V。

开路 - 不使用 VNEG 稳压器(默认值)。

J29

VSS 选择

短接 1-2 – VSSA 连接到 VNEG 稳压器输出。

短接 2-3 - VSSA 和 VSSB 已连接。

短接 3-4 – VSSB 连接到 VNEG 稳压器输出。

开路 - VSSA 和 VSSB 由外部供电(默认)。