ZHCUBN5A August   2023  – November 2023 DAC81401

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   5
  6. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  7. 2软件
    1. 2.1 GUI 安装
    2. 2.2 软件说明
  8. 3硬件
    1. 3.1 电源要求
    2. 3.2 跳线信息
    3. 3.3 设置
    4. 3.4 接头信息
    5. 3.5 测试点
  9. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局
    3. 4.3 物料清单 (BOM)
  10. 5合规信息
    1. 5.1 合规性和认证
  11. 6其他信息
    1. 6.1 商标
  12. 7修订历史记录

跳线信息

必须正确连接跳线,才能使 DAC81401EVM 正常运行。表 3-2 提供了 EVM 上可配置的跳线设置的详细信息。图 3-1图 3-2 分别显示了启用高压增益级 和禁用高压增益级 时电路板上的默认跳线连接。

表 3-2 DAC81401EVM 跳线概要
标头名称功能
J1DVDD=USB5V

短接 1-2 – DVDD = 5V,通过 USB 电源供电(默认)

开路 – 通过 J6 为 DVDD 供电

J2AVSS SEL

短接 1-2 – 通过 J3 为 AVSS 供电

短接 2-3 – AVSS 连接到电路板 GND(默认)

开路 – AVSS 电源引脚悬空(不推荐)

J5IOVDD SEL

短接 1-2 – IOVDD = 1.8V,通过 LDO (U12) 输出供电

短接 2-3 – IOVDD = 3.3V,通过 LDO (U11) 输出供电(默认)

开路 – IOVDD = 1.8V,通过 J7 供电

J10

DAC 通道 TP

短接 1-2 – DAC81401 VOUT 连接到 VSENSEP 引脚(默认)

短接 3-4 – DAC81401 VSENSEN 引脚连接到 GND(默认)

开路(1-2 和 3-4)– DAC81401 的 VOUT、VSENSEP 和 VSENSEN 引脚悬空(不推荐)

J17VOUT-GND SEL

短接 1-2 – OPA593 +IN (U2) 连接到 DAC81401 输出

短接 2-3 – OPA593 +IN (U2) 连接到 GND(默认)

开路 – OPA593 +IN (U2) 引脚悬空(不推荐)

J18DAC 通道 TP

短接 1-2 – OPA593 OUT (U2) 连接到 OPA593 +IN (U5) 引脚

短接 3-4 – DAC81401 VSENSEN 引脚连接到 GND

开路(1-2 和 3-4)– 高压增益级未连接到 DAC81401(默认)

J19上拉

短接 1-2 – 下拉至 GND,OPA593(U2、U5)处于断电模式

开路 – OPA_EN = 1 位:OPA593(U2、U5)处于工作模式,OPA_EN 位 = 0:OPA593(U2、U5)处于工作模式(默认)

J21VSENSEN

短接 1-2 – 高压增益级的 VSENSEN 连接到 DAC81401 VSENSEN 引脚

开路 – 高压增益级的 VSENSEN 为开路(默认)

J24VSENSEP

短接 1-2 – 高压增益级的 VSENSEP 连接到 DAC81401 VSENSEP 引脚

开路 – 高压增益级的 VSENSEP 为开路(默认)

J22电平转换使能

短接 1-2 – 启用数字缓冲器(U8、U10)

开路 – 禁用数字缓冲器(U8、U10)

GUID-20230724-SS0I-BKG4-JFHG-SXFM1C1B5Q4X-low.svg图 3-1 启用高压增益级时的默认接头设置
GUID-20230724-SS0I-6XLT-VTZW-0CKVHFRM74ND-low.svg图 3-2 禁用高压增益级时的默认接头设置