ZHCUBK1 December   2023 LMX1906-SP

 

  1.   1
  2.   说明
  3.   特性
  4.   应用
  5.   5
  6. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  7. 2硬件
    1. 2.1 设置
      1. 2.1.1 评估设置要求
      2. 2.1.2 连接图
        1. 2.1.2.1 如何实现完全 SPI 控制
      3. 2.1.3 电源要求
      4. 2.1.4 引脚模式搭接
      5. 2.1.5 参考时钟
        1. 2.1.5.1 输出接头
        2. 2.1.5.2 接头信息
        3. 2.1.5.3 默认配置
        4. 2.1.5.4 如何生成 SYSREF
        5. 2.1.5.5 倍频器模式示例
        6. 2.1.5.6 分频器模式示例
        7. 2.1.5.7 混合模式:SPI 和引脚模式
  8. 3软件
    1. 3.1 软件安装
    2. 3.2 软件说明
    3. 3.3 USB2ANY 接口
  9. 4实现结果
    1. 4.1 缓冲器、分频器和倍频器模式
    2. 4.2 SYSREF 生成
    3. 4.3 SYSREF 延迟发生器
  10. 5硬件设计文件
    1. 5.1 原理图
    2. 5.2 PCB 布局
      1. 5.2.1 PCB 层堆叠
    3. 5.3 物料清单
  11. 6其他信息
    1. 6.1 疑难解答指南
      1. 6.1.1 一般指导
      2. 6.1.2 如果在 CLKOUT 上看不到输出
      3. 6.1.3 如果器件功能未激活
      4. 6.1.4 如果倍频器频率不准确
      5. 6.1.5 如果分频器频率不准确
      6. 6.1.6 如果未观察到 SYSREF
    2. 6.2 商标

引脚模式搭接

运行模式 跳线位置 倍频器/分频器短接位置 倍频器/分频器值短接位置
乘法器模式 将 MUXSEL[1:0] 短接至 VCC (J35-J36)

将 DIVSEL[0] 和 DIVSEL[2] 短接至 GND,并将 DIVSEL[1] 短接至 VCC

x2 倍频器值

将 DIVSEL[2] 短接至 GND x3 倍频器值

将 DIVSEL[1:0] 短接至 GND,并将 DIVSEL[2] 短接至 VCC

x4 倍频器值

分频器模式

将 MUXSEL[0] 短接至 GND

将 DIVSEL[2:1] 短接至 GND

2 分频

将 DIVSEL[0] 和 DIVSEL[2] 短接至 GND

3 分频

将 DIVSEL[2] 短接至 GND

4 分频

将 DIVSEL[1:0] 短接至 GND

5 分频

将 DIVSEL[1] 短接至 GND

6 分频

将 DIVSEL[0] 短接至 GND

7 分频

DIVSEL [2:0] 悬空

8 分频

缓冲模式

将 MUXSEL[1] 短接至 GND

不适用

注:
  1. 在倍频器模式下,必须在 CAL 标头上完成低电平到高电平的转换。这可通过将 CAL 接头引脚 (J38) 短接至 VCC 来实现。
  2. 在引脚模式下只能使用 2/3/4 分频器值。分频值 5、6、7 和 8 仅在 SPI 模式下有效。