ZHCUB50 june 2023
| 地址 | 位 | 说明 | 默认值(1) | 读/写 |
|---|---|---|---|---|
| 0x000C | (31:16) | 未使用 | 0x0000 | R |
| 15 | 未使用 | ‘0’ | R | |
| 14 | 未使用 | ‘0’ | R | |
| 13 | 未使用 | ‘0’ | R | |
| 12 | 未使用 | ‘0’ | R | |
| 11 | 未使用 | ‘0’ | R | |
| 10 | 未使用 | ‘0’ | R | |
| 9 | 未使用 | ‘0’ | R | |
| 8 | 未使用 | ‘0’ | R | |
| 7 | 未使用 | ‘0’ | R | |
| 6 | 未使用 | ‘0’ | R | |
| 5 | DLOK:1 = DLP (DMD) PLL 被锁定。0 = 未锁定 | ‘1’ | R | |
| 4 | SLOK:1 = 系统 PLL 被锁定。0 = 未锁定 | ‘1’ | R | |
| 3 | RACT:来自 DLPC910 的 rst_active 信号(2) | '0' 或 '1' | R | |
| 2 | IRQ:来自 DLPC910 的 DMD_IRQ 信号(2) | ‘0’ | R | |
| 1 | ECP:来自 DLPC910 的 ecp2_finished 信号(2) | ‘1’ | R | |
| 0 | CAL:1 = Apps FPGA 正在向 DLPC910 发送训练模式 | ‘0’ | R |