ZHCUAY7A december   2022  – may 2023 TPS564252 , TPS564255 , TPS564257

 

  1.   1
  2.   说明
  3.   特性
  4.   应用
  5.   5
  6. 1评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  7. 2性能规格汇总
  8. 3输出电压设定点
  9. 4测试设置和结果
    1. 4.1 输入/输出连接
    2. 4.2 启动步骤
    3. 4.3 效率
    4. 4.4 负载调整率
    5. 4.5 线性调整率
    6. 4.6 负载瞬态响应
    7. 4.7 启动
    8. 4.8 关断
    9. 4.9 输出电压纹波
  10. 5硬件设计文件
    1. 5.1 原理图
    2. 5.2 PCB 布局
    3. 5.3 物料清单
  11. 6其他信息
    1.     商标
  12. 7参考文献
  13. 8修订历史记录

PCB 布局

本节提供了 TPS56425XEVM 的说明、电路板布局布线和分层图解。

图 6-2图 6-3图 6-4 展示了 TPS564252EVM 的电路板布局布线。顶层包含 VIN、VOUT 和接地端的主要电源布线。顶层还有 TPS564252 引脚的接线和一大块接地区域。大多数信号布线也位于顶部。输入去耦电容器 C1、C2 和 C3 应尽可能靠近 IC 放置。输入和输出连接器、测试点和所有元件都位于顶部。底层是接地平面以及信号地覆铜和从调节点到电阻分压器网络顶部的反馈布线。顶层和底层都使用 2oz 厚的覆铜。

图 6-5图 6-6 分别是 TPS564252EVM 电路板的顶视图和底视图。

GUID-20221214-SS0I-LKLR-CKL0-L4CQH3ZH9M2S-low.svg图 5-2 TPS564252EVM 顶层装配图
GUID-20221214-SS0I-KDC9-MXG9-CLNPHFDGTM3M-low.svg图 5-3 TPS564252EVM 顶层
GUID-20221214-SS0I-7KDL-3SH4-VSTSDJRZNDMK-low.svg图 5-4 TPS564252EVM 底层
GUID-20221215-SS0I-KXLS-5BJF-JZ4KTT0V1024-low.svg图 5-5 TPS564252EVM 电路板(顶视图)
GUID-20221215-SS0I-1HQS-QB0B-2JFNDBZ8WBSN-low.svg图 5-6 TPS564252EVM 电路板(底视图)