ZHCUAV5A September   2022  – March 2023 TPSM33625

 

  1.   摘要
  2.   商标
  3. 1引言
  4. 2设置过程
  5. 3测试设置
  6. 4原理图
  7. 5TPSM33625EVM 和 TPSM33625FEVM 评估
  8. 6布局
  9. 7物料清单
  10. 8相关文档
  11. 9修订历史记录

布局

TPSM33625EVM 和 TPSM3365FEVM 的顶部丝印(即 J4)不同,这是各层图(无布线)之间的唯一区别。

GUID-20220510-SS0I-4LXM-KJSW-G37Q8MMG65F2-low.png图 6-1 PCB 顶层 2D (TPSM33625EVM)
GUID-20220721-SS0I-BLTR-33PZ-CKMKFCXXP7VF-low.png图 6-2 PCB 顶层 2D (TPSM33625FEVM)
GUID-20220510-SS0I-WFZL-V7TB-S9X39ZSQTTJP-low.png图 6-3 PCB 底层 2D
GUID-20220510-SS0I-8G2W-JKWG-1LQHZ35BLTVC-low.png图 6-4 顶层

保留用作实心接地层,用于实现低噪声和优化的热设计。

GUID-20220510-SS0I-QMSK-2H2F-JTT6NLGZZCWM-low.png图 6-5 中间层 1

主布线层

GUID-20220510-SS0I-QV28-BRBW-95SGLFNWBZSC-low.png图 6-6 中间层 2

保留用于放置 π 型滤波器和非关键无源器件(不包括输入电容器)。由于输入电容器提供较低的输入环路电感,因此将其放置在 PCB 底部。单层实现也符合要求。

GUID-20220510-SS0I-GHF6-1BTK-NWNW6NH2Q8VV-low.png图 6-7 底层