ZHCU933B April 2022 – August 2025
PHI 为 EVM 提供了多个电源选项,这些选项源自计算机的 USB 电源,该电源被路由到电路板上 ADS1285EVM-PDK 上的 5.5V 网络。
ADS1285EVM-PDK 上的 EEPROM 使用由 PHI 直接产生的 3.3V 电源 ID_PWR。ADC 数字部分的 3.3V 电源 (3V3_IOVDD) 由 PHI 上的单独 LDO 直接提供。
| VOUT (V)(2) | 3P2V | 1P6V | 0P8V | 0P4V | 0P2V | 0P1V |
|---|---|---|---|---|---|---|
| 2.5 | — | — | 已安装(1) | — | 已安装 | 已安装 |
| 3.0 | — | 已安装 | — | — | — | — |
| 3.3 | — | 已安装 | — | — | 已安装 | 已安装 |
| 4.5 | — | 已安装 | 已安装 | 已安装 | 已安装 | 已安装 |
| 5.0 | 已安装 | — | — | 已安装 | — | — |
ADC 的 PGA 正模拟电源 AVDD1 由 TPS7A4701 (U2) 供电。TPS7A4701 是一款低噪声、可配置输出的线性稳压器,默认情况下使用 PHI 5.5V 输出电压为 AVDD1 生成干净的5V 电源。如果需要,安装或移除电阻器 R8 至 R13 以更改 LDO 输出电压。此 LDO (U2) 以 AVSS 为基准,这样 AVDD1 使用单极或双极电源时相对于 AVSS 具有相同的电平。
该 ADC 也使用 AVDD2 作为调制器模拟电源。与 AVDD1 一样,AVDD2 由另一个 TPS7A4701 (U3) 生成。默认情况下,该 LDO 使用 PHI 5.5V 输出电压为 AVDD2 生成干净的 3V 电源。如果需要,安装或移除电阻器 R14 至 R19 以更改 LDO 输出电压。但是,该 LDO (U3) 以 GND 为基准,因此与使用双极电源相比,使用单极电源时 AVDD2 相对于 AVSS 具有不同的电平。以任一模式运行 EVM 时,验证 AVDD2 电压是否在数据表规格范围内。此外,在单极模式下,增加或降低 AVDD2 电压会分别促成更高或更低的 THD 性能。
AVSS+5V 用作 DAC1282 的模拟电源。此引脚也使用 EVM 板载 TPS7A470x (U4),该器件是一款低噪声线性稳压器,使用 PHI 上的 5.5V 电源产生更干净的 5V 输出。DAC1282 需要 5V 电源,因此不得修改 R20 至 R25。
用户可以将 EVM 配置为支持单极电源 (AVSS = 0V),方法是放置一个跳线以连接 J4 (UNIPOL) 的引脚 1 和 2;也可以将 EVM 配置为支持双极电源 (AVSS = –2.5V),方法是放置跳线以连接 J4 (BIPOL) 的引脚 2 和 3。TPS7A3001 (U5) 是一款 VIN 范围为 –3V 至 –36V 的 LDO,可为 AVSS 电压提供干净的 –2.5V 输出。但是,需要一个外部电压来提供 AVSS 电压,外部电压可以使用 J3 提供。图 2-4 显示了电源选择和 –2.5V 生成电路。
图 2-4 ADS1285EVM-PDK 负 LDO 和单极或双极电源选择(原理图)AVDD1 用作 REF6241 的电源,REF6241 是一个高精度电压基准,具有以 AVSS 为基准的集成高带宽缓冲器。该电压基准使用电阻器 R38,可以为 ADC 和 DAC 提供正基准 VREFP。或者,拆下电阻器 R38 和 R42,分别使用 J10 的引脚 1 和 2 施加外部正负基准电压。
图 2-5 显示了电压基准的原理图。
图 2-5 电压基准(原理图)EVM 上每个有源元件的电源将通过该元件旁边的陶瓷电容器进行旁路。EVM 布局使用宽迹线或大面积铺铜(尽量铺在旁路电容器与其负载之间),从而尽可能减少负载电流路径上的电感。
如前面的节 1中所述,EVM 的电源由 PHI 通过连接器 J5 提供。有关 PHI 引脚和电源连接的信息,请参阅表 2-3。
经过修改,用户可以将外部电源用于任何电压源。利用 ADC PWR 接头 (J26)、DAC PWR 接头 (J1) 和单极或双极选择 (J4),可以去掉分流器,从而直接连接 AVDD1、AVDD2、AVSS+5V、DVDD 和 AVSS 引脚。