ZHCSZ69C May   2024  – November 2025 TCAN2450-Q1 , TCAN2451-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  IEC ESD 等级
    4. 6.4  建议运行条件
    5. 6.5  热性能信息
    6. 6.6  电源特性
    7. 6.7  电气特性
    8. 6.8  时序要求
    9. 6.9  开关特性
    10. 6.10 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1  CAN FD 收发器
        1. 8.3.1.1 驱动器和接收器功能
      2. 8.3.2  VCC1 稳压器
        1. 8.3.2.1 降压稳压器功能说明
          1. 8.3.2.1.1 固定频率峰值电流模式控制
          2. 8.3.2.1.2 最短导通时间、最短关断时间和频率折返
          3. 8.3.2.1.3 过流和短路保护
          4. 8.3.2.1.4 软启动
        2. 8.3.2.2 降压稳压器功能模式
          1. 8.3.2.2.1 降压稳压器关断模式
          2. 8.3.2.2.2 降压稳压器运行模式
      3. 8.3.3  VCC2 稳压器
        1. 8.3.3.1 VCC2 电池短路保护
      4. 8.3.4  复位功能(nRST 引脚)
      5. 8.3.5  LIMP 功能
      6. 8.3.6  高侧开关
      7. 8.3.7  WAKE 和 ID 输入
        1. 8.3.7.1 ID 功能
      8. 8.3.8  中断功能(nINT 引脚)
      9. 8.3.9  SPI 通信
        1. 8.3.9.1 循环冗余校验
        2. 8.3.9.2 芯片选择非 (nCS):
        3. 8.3.9.3 SPI 时钟输入 (SCK):
        4. 8.3.9.4 SPI 数据输入 (SDI):
        5. 8.3.9.5 SPI 数据输出 (SDO):
      10. 8.3.10 SW 引脚
      11. 8.3.11 GFO 引脚
      12. 8.3.12 唤醒功能
        1. 8.3.12.1 在睡眠模式下使用 RXD 请求 (BWRR) 进行 CAN 总线唤醒
        2. 8.3.12.2 通过 WAKEx 输入端子进行本地唤醒 (LWU)
          1. 8.3.12.2.1 静态唤醒
          2. 8.3.12.2.2 循环检测唤醒
        3. 8.3.12.3 循环唤醒
        4. 8.3.12.4 选择性唤醒
          1. 8.3.12.4.1 选择性唤醒模式 (TCAN2451-Q1)
          2. 8.3.12.4.2 帧检测
          3. 8.3.12.4.3 唤醒帧 (WUF) 验证
          4. 8.3.12.4.4 WUF ID 验证
          5. 8.3.12.4.5 WUF DLC 验证
          6. 8.3.12.4.6 WUF 数据验证
          7. 8.3.12.4.7 帧错误计数器
          8. 8.3.12.4.8 CAN FD 帧容差
          9. 8.3.12.4.9 8Mbps 滤波
      13. 8.3.13 保护特性
        1. 8.3.13.1 失效防护特性
          1. 8.3.13.1.1 通过睡眠唤醒错误进入睡眠模式
        2. 8.3.13.2 器件复位
        3. 8.3.13.3 悬空端子
        4. 8.3.13.4 TXD 显性超时 (DTO)
        5. 8.3.13.5 CAN 总线短路电流限制
        6. 8.3.13.6 热关断
        7. 8.3.13.7 欠压和过压锁定与未供电器件
          1. 8.3.13.7.1 欠压
            1. 8.3.13.7.1.1 VSUP 和 VHSS 欠压
            2. 8.3.13.7.1.2 VCC1 欠压
            3. 8.3.13.7.1.3 VCC2 欠压
            4. 8.3.13.7.1.4 VCAN 欠压
          2. 8.3.13.7.2 VCC1 和 VCC2 过压
          3. 8.3.13.7.3 VCC1 和 VCC2 短路
        8. 8.3.13.8 看门狗
          1. 8.3.13.8.1 看门狗错误计数器和操作
          2. 8.3.13.8.2 看门狗 SPI 编程
            1. 8.3.13.8.2.1 看门狗配置锁定机制
              1. 8.3.13.8.2.1.1 SPI 两字节模式下的看门狗配置
          3. 8.3.13.8.3 看门狗计时
          4. 8.3.13.8.4 问答看门狗
            1. 8.3.13.8.4.1 WD 问答基本信息
            2. 8.3.13.8.4.2 问答寄存器和设置
            3. 8.3.13.8.4.3 WD 问答值生成
              1. 8.3.13.8.4.3.1 应答比较
              2. 8.3.13.8.4.3.2 2 位看门狗应答计数器的序列
              3. 8.3.13.8.4.3.3 问答 WD 示例
                1. 8.3.13.8.4.3.3.1 所需行为的示例配置
                2. 8.3.13.8.4.3.3.2 执行问答序列的示例
        9. 8.3.13.9 总线故障检测和通信
      14. 8.3.14 客户 EEPROM 编程
    4. 8.4 器件功能模式
      1. 8.4.1 初始化模式
      2. 8.4.2 正常模式
      3. 8.4.3 待机模式
      4. 8.4.4 重启模式
      5. 8.4.5 失效防护模式
        1. 8.4.5.1 SBC 故障
        2. 8.4.5.2 CAN 收发器故障
      6. 8.4.6 睡眠模式
  10. 器件寄存器表
    1. 9.1 器件寄存器
  11. 10应用和实施
    1. 10.1 应用信息
      1. 10.1.1 CAN 总线负载能力、长度和节点数
      2. 10.1.2 CAN 端接
        1. 10.1.2.1 CAN 总线偏置
      3. 10.1.3 器件欠压信息
    2. 10.2 典型应用
      1. 10.2.1 设计要求
      2. 10.2.2 详细设计过程
        1. 10.2.2.1 CAN 详细设计过程
      3. 10.2.3 应用曲线
    3. 10.3 电源相关建议
    4. 10.4 布局
      1. 10.4.1 布局指南
      2. 10.4.2 布局示例
  12. 11器件和文档支持
    1. 11.1 文档支持
      1. 11.1.1 CAN 收发器物理层标准:
      2. 11.1.2 EMC 要求:
      3. 11.1.3 符合性测试要求:
      4. 11.1.4 相关文档
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 商标
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

开关特性

在建议工作条件下,且 VSUP/VSUPB = 5.5V 至 28V(除非另有说明)。除非另有说明,否则所有典型值都在 TJ = 25°C、VSUP/VSUPB = 12V、VCAN = 5V 且 RL = 60Ω 条件下指定
参数 测试条件 最小值 典型值 最大值 单位
发送器和接收器特性
tprop(TxD-busrec) 传播延迟时间,低电平到高电平的 CTXD 边沿到驱动器隐性状态(显性状态到隐性状态) 45Ω ≤ RL ≤ 65Ω,CL = 100pF,RCM = 开路;请参阅 图 7-4 50 80 ns
tprop(TxD-busdom) 传播延迟时间,高电平到低电平的 CTXD 边沿到驱动器显性状态(隐性状态到显性状态) 50 80 ns
tsk(p) 脉冲偏斜 (|tprop(TxD-busrec) – tprop(TxD-busdom)|) 10 25 ns
tR 差动输出信号上升时间: 30 50 ns
tF 差动输出信号下降时间: 35 55 ns
tprop(busrec-RXD) 传播延迟时间,总线隐性输入到 CRXD 高电平输出(显性状态到隐性状态) 45Ω ≤ RL ≤ 65Ω,CL = 100pF,RCM = 开路,CRXD = 15pF
请参阅 图 7-5
75 110 ns
tprop(busdom-RXD) 传播延迟时间,总线显性输入到 CRXD 低电平输出(隐性状态到显性状态) 75 110 ns
tLOOP 环路延迟(1) 45Ω ≤ RL ≤ 65Ω,CL = 100pF,CRXD = 15pF,VCC1 ± 2%,请参阅 节 7 170 ns
符合 ISO 11898-2:2024 的 CAN FD 时序特性,包括信号改善特性 (SIC); tbit(TXD)≥125ns。典型条件:RL = 45Ω 至 65Ω,CL = 100pF,CCRXD = 15pF;请参阅 节 7
tΔBit(Bus) 发送的位宽时间差 总线隐性位长度相对于 TXD 位长度的差异,ΔtBit(Bus) = tBit(Bus) - tBit(TXD) -10 10 ns
tΔBit(RXD) 接收的位宽时间差 RXD 隐性位长度相对于 TXD 位长度的差异,ΔtBit(RXD) = tBit(RXD) - tBit(TXD) -30 20 ns
tΔREC 接收器时间对称性 RXD 隐性位长度相对于总线位长度的差异,ΔtREC = tBit(RXD) - tBit(Bus) -20 15 ns
tREC_START 从 TXD 上升沿至被动隐性阶段开始的延迟时间 请参阅 图 7-17

 
530 ns
tSIC_START 从 TXD 上升沿至主动隐性阶段开始的延迟时间 120 ns
tSIC_END 从 TXD 上升沿至主动隐性阶段结束的延迟时间 355 ns
SPI 开关特性
fSCK SPI 时钟频率 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1,且如果存在寄存器 BYTE_CNT,则 09h[3]=0b(单字节模式) 4 MHz
fSCK SPI 时钟频率 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1,且如果存在寄存器 BYTE_CNT,则 09h[3]=1b(双字节模式) 2 MHz
tSCK SPI 时钟周期 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;如果寄存器 BYTE_CNT,则 09h[3]=0b(单字节模式)

请参阅 图 7-12
250 ns
tSCK SPI 时钟周期 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;如果寄存器 BYTE_CNT,则 09h[3]=1b(双字节模式)

请参阅 图 7-12
500 ns
tSCKR SPI 时钟上升时间 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-11 40 ns
tSCKF SPI 时钟下降时间 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-12 40 ns
tSCKH SPI 时钟高电平 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;
如果寄存器 BYTE_CNT,则 09h[3]=0b(单字节模式)

请参阅 图 7-12
125 ns
tSCKH SPI 时钟高电平 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;
如果寄存器 BYTE_CNT,则 09h[3]=1b(双字节模式)

请参阅 图 7-12
250 ns
tSCKL SPI 时钟低电平 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;

如果寄存器 BYTE_CNT,则 09h[3]=0b(单字节模式)

请参阅 图 7-12
125 ns
tSCKL SPI 时钟低电平 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;

如果寄存器 BYTE_CNT,则 09h[3]=1b(双字节模式)

请参阅 图 7-12
250 ns
tnCSS nCS 芯片选择建立时间 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-12 100 ns
tnCSH nCS 芯片选择保持时间 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-12 100 ns
tnCSD nCS 芯片选择禁用时间 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-11 50 ns
tSISU 数据输入建立时间 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-11 50 ns
tSIH 数据输入保持时间 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-11 50 ns
tSOV 数据输出有效 (2) 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-12 80 ns
tRSO SDO 上升时间 (2),CLOAD <= 20pF   正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-12 40 ns
tFSO SDO 下降时间 (2),CLOAD <= 20pF   正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-12 40 ns
从 TXD 输入上的信号边沿到 RXD 输出上极性相同的下一个信号边沿的时间,将考虑两个信号边沿的最大延迟。
根据设计指定