ZHCSZ69C May 2024 – November 2025 TCAN2450-Q1 , TCAN2451-Q1
PRODUCTION DATA
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| 发送器和接收器特性 | ||||||
| tprop(TxD-busrec) | 传播延迟时间,低电平到高电平的 CTXD 边沿到驱动器隐性状态(显性状态到隐性状态) | 45Ω ≤ RL ≤ 65Ω,CL = 100pF,RCM = 开路;请参阅 图 7-4 | 50 | 80 | ns | |
| tprop(TxD-busdom) | 传播延迟时间,高电平到低电平的 CTXD 边沿到驱动器显性状态(隐性状态到显性状态) | 50 | 80 | ns | ||
| tsk(p) | 脉冲偏斜 (|tprop(TxD-busrec) – tprop(TxD-busdom)|) | 10 | 25 | ns | ||
| tR | 差动输出信号上升时间: | 30 | 50 | ns | ||
| tF | 差动输出信号下降时间: | 35 | 55 | ns | ||
| tprop(busrec-RXD) | 传播延迟时间,总线隐性输入到 CRXD 高电平输出(显性状态到隐性状态) | 45Ω ≤ RL ≤ 65Ω,CL = 100pF,RCM = 开路,CRXD = 15pF 请参阅 图 7-5 |
75 | 110 | ns | |
| tprop(busdom-RXD) | 传播延迟时间,总线显性输入到 CRXD 低电平输出(隐性状态到显性状态) | 75 | 110 | ns | ||
| tLOOP | 环路延迟(1) | 45Ω ≤ RL ≤ 65Ω,CL = 100pF,CRXD = 15pF,VCC1 ± 2%,请参阅 节 7 | 170 | ns | ||
| 符合 ISO 11898-2:2024 的 CAN FD 时序特性,包括信号改善特性 (SIC); tbit(TXD)≥125ns。典型条件:RL = 45Ω 至 65Ω,CL = 100pF,CCRXD = 15pF;请参阅 节 7 | ||||||
| tΔBit(Bus) | 发送的位宽时间差 | 总线隐性位长度相对于 TXD 位长度的差异,ΔtBit(Bus) = tBit(Bus) - tBit(TXD) | -10 | 10 | ns | |
| tΔBit(RXD) | 接收的位宽时间差 | RXD 隐性位长度相对于 TXD 位长度的差异,ΔtBit(RXD) = tBit(RXD) - tBit(TXD) | -30 | 20 | ns | |
| tΔREC | 接收器时间对称性 | RXD 隐性位长度相对于总线位长度的差异,ΔtREC = tBit(RXD) - tBit(Bus) | -20 | 15 | ns | |
| tREC_START | 从 TXD 上升沿至被动隐性阶段开始的延迟时间 | 请参阅 图 7-17 |
530 | ns | ||
| tSIC_START | 从 TXD 上升沿至主动隐性阶段开始的延迟时间 | 120 | ns | |||
| tSIC_END | 从 TXD 上升沿至主动隐性阶段结束的延迟时间 | 355 | ns | |||
| SPI 开关特性 | ||||||
| fSCK | SPI 时钟频率 (2) | 正常模式和待机模式、睡眠模式 - 如果存在 VCC1,且如果存在寄存器 BYTE_CNT,则 09h[3]=0b(单字节模式) | 4 | MHz | ||
| fSCK | SPI 时钟频率 (2) | 正常模式和待机模式、睡眠模式 - 如果存在 VCC1,且如果存在寄存器 BYTE_CNT,则 09h[3]=1b(双字节模式) | 2 | MHz | ||
| tSCK | SPI 时钟周期 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;如果寄存器 BYTE_CNT,则 09h[3]=0b(单字节模式) 请参阅 图 7-12 |
250 | ns | ||
| tSCK | SPI 时钟周期 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;如果寄存器 BYTE_CNT,则 09h[3]=1b(双字节模式) 请参阅 图 7-12 |
500 | ns | ||
| tSCKR | SPI 时钟上升时间 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-11 | 40 | ns | ||
| tSCKF | SPI 时钟下降时间 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-12 | 40 | ns | ||
| tSCKH | SPI 时钟高电平 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1; 如果寄存器 BYTE_CNT,则 09h[3]=0b(单字节模式) 请参阅 图 7-12 |
125 | ns | ||
| tSCKH | SPI 时钟高电平 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1; 如果寄存器 BYTE_CNT,则 09h[3]=1b(双字节模式) 请参阅 图 7-12 |
250 | ns | ||
| tSCKL | SPI 时钟低电平 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1; 如果寄存器 BYTE_CNT,则 09h[3]=0b(单字节模式) 请参阅 图 7-12 |
125 | ns | ||
| tSCKL | SPI 时钟低电平 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1; 如果寄存器 BYTE_CNT,则 09h[3]=1b(双字节模式) 请参阅 图 7-12 |
250 | ns | ||
| tnCSS | nCS 芯片选择建立时间 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-12 | 100 | ns | ||
| tnCSH | nCS 芯片选择保持时间 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-12 | 100 | ns | ||
| tnCSD | nCS 芯片选择禁用时间 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-11 | 50 | ns | ||
| tSISU | 数据输入建立时间 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-11 | 50 | ns | ||
| tSIH | 数据输入保持时间 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-11 | 50 | ns | ||
| tSOV | 数据输出有效 (2) | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-12 | 80 | ns | ||
| tRSO | SDO 上升时间 (2),CLOAD <= 20pF | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-12 | 40 | ns | ||
| tFSO | SDO 下降时间 (2),CLOAD <= 20pF | 正常模式和待机模式以及睡眠模式 - 如果存在 VCC1;请参阅 图 7-12 | 40 | ns | ||