ZHCSZ13A October   2025  – December 2025 TLV3901

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 锁存/可调迟滞
    8. 5.8 时序图
    9. 5.9 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
    4. 6.4 器件功能模式
      1. 6.4.1 输入
      2. 6.4.2 CML 输出
      3. 6.4.3 锁存器功能
      4. 6.4.4 可调迟滞
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 应用概述
    2. 7.2 典型应用
      1. 7.2.1 光学接收器
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用性能曲线图
      2. 7.2.2 用于示波器的外部触发器功能
      3. 7.2.3 逻辑时钟源到 CML 收发器
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 相关文档
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

锁存器功能

TLV3901 具有集成锁存功能,可将 CML 输出保持在固定状态。CML 输入引脚锁存使能 (LE) 和锁存使能条 (LEB) 控制锁存功能,并且这些引脚通过 50Ω 电阻器在内部端接至 VCCO。当 LE 为高电平 (VCCO) 且 LEB 为低电平时 (VCCO-1),比较器输出被锁存。

锁存功能的一个重要考虑因素是锁存保持时间。锁存保持时间是锁存模式置为有效后用于正确锁存比较器输出的最短时间。同样,锁存建立时间定义为在锁存模式置为有效之前输入必须保持稳定的时间。下图展示了 LE 及 LEB 何时可以转换,从而实现有效锁存。

TLV3901 有效锁存图图 6-3 有效锁存图

下面显示了当 TLV3901 退出锁存输出状态时输出响应中的一个小延迟 (tPL)。

TLV3901 输入变化时锁存禁用图 6-4 输入变化时锁存禁用

通过将 LE 连接到比 VCCO 低至少 200mV 的电压,而将 LEB 保持未连接(悬空),可以禁用锁存模式。请注意,LE 或 LEB 的可接受范围为 VCCO 至 VCCO - 1V,最小差分电压为 200mV。