ZHCSY62A April   2025  – June 2025 SN55LVTA4-SEP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
    7. 5.7 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 未使用的使能引脚
      2. 7.3.2 驱动器禁用输出
      3. 7.3.3 驱动器等效原理图
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 典型应用
        1. 8.1.1.1 详细设计过程
          1. 8.1.1.1.1 介质互连
        2. 8.1.1.2 设计要求
        3. 8.1.1.3 应用曲线
      2. 8.1.2 冷备用
      3. 8.1.3 电源相关建议
        1. 8.1.3.1 电源旁路电容
      4. 8.1.4 布局
        1. 8.1.4.1 布局指南
          1. 8.1.4.1.1 微带与带状线拓扑
          2. 8.1.4.1.2 电介质类型和电路板结构
          3. 8.1.4.1.3 建议的堆叠布局
          4. 8.1.4.1.4 引线间距
          5. 8.1.4.1.5 串扰和接地反弹最小化
        2. 8.1.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 相关文档
  11. 10接收文档更新通知
  12. 11支持资源
  13. 12商标
  14. 13静电放电警告
  15. 14术语表
  16. 15修订历史记录
  17. 16机械、封装和可订购信息

驱动器等效原理图

驱动器输入由带 7V 齐纳二极管的 CMOS 反相器级表示。输入级为高阻抗,并包括内部下拉至地。如果驱动器输入端保持开路,则驱动器输入端向驱动器电路的其余部分提供低电平信号,从而在驱动器输出引脚上产生低电平信号。齐纳二极管提供 ESD 保护。驱动器输出级为差分对,其中一半如图 7-1 所示。与输入级一样,驱动器输出包括用于提供 ESD 保护的齐纳二极管。该原理图显示了一个输出级,其中包括一组根据输入级信号连接到输出负载电路的电流源(标称值为 3.5mA)。对于一阶,输出级充当恒流源。

SN55LVTA4-SEP 等效输入和输出原理图图 7-1 等效输入和输出原理图