ZHCSXZ7C April   1993  – March 2025 TPIC6A595

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 功耗等级表
    3. 5.3 建议运行条件
    4. 5.4 电气特性
    5. 5.5 开关特性
    6. 5.6 热阻
    7. 5.7 典型特性
  7. 测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 串行输入接口
      2. 7.3.2 清零寄存器
      3. 7.3.3 输出控制
      4. 7.3.4 级联应用
      5. 7.3.5 电流限制功能
  9. 器件功能模式
    1. 8.1 在 Vcc < 4.5V 条件下运行
    2. 8.2 工作电压范围 5.5V < Vcc ≤ 7V
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

说明

TPIC6A595 是一款集成化的高压高电流功率逻辑 8 位移位寄存器,专为在需要相对较大负载功率的系统中使用而设计。该器件包含内置的输出钳位电压,用于提供电感瞬态保护。电源驱动器应用包括继电器、螺线管和其他中等电流或高电压负载。每个开漏 DMOS 晶体管都具有独立的斩波限流电路,以防止在短路情况下损坏。

该器件包含一个 8 位串入并出移位寄存器,用于驱动一个 8 位 D 型存储寄存器。数据分别在移位寄存器时钟 (SRCK) 和寄存器时钟 (RCK) 的上升沿,通过移位寄存器和存储寄存器进行传输。当移位寄存器清零信号 (SRCLR) 为高电平时,存储寄存器将数据传输到输出缓冲器。只有当 RCK 为低电平时,写入数据和读取数据才有效。当 SRCLR 为低电平时,输入移位寄存器将清零。当输出使能 (G) 保持高电平时,输出缓冲器中的所有数据将保持低电平,并且所有漏极输出将关闭。当 G 保持低电平时,来自存储寄存器中的数据对输出缓冲器透明。串行输出 (SER OUT) 允许将数据从移位寄存器级联到其他器件。

输出端采用低侧漏极开路 DMOS 晶体管,额定输出电压为 50V,持续灌电流能力为 350mA。当输出缓冲器中的数据较低时,DMOS 晶体管的输出被关闭。当数据较高时,DMOS 晶体管输出具有灌电流能力。

器件提供单独的电源接地 (PGND) 和逻辑接地 (LGND) 端子,实现最大的系统灵活性。所有 PGND 端子在内部已连接,每个 PGND 端子必须外部连接至电源系统接地,最小化寄生阻抗。LGND 和 PGND 之间必须在外部进行单点连接,其连接方式应能减少逻辑电路与负载电路之间的串扰。

TPIC6A595 提供热强化型双列直插式 (NE) 封装和宽体表面贴装 (DW) 封装两种封装形式。TPIC6A595 的工作壳温范围为 -40°C 至 125°C。

表 3-1 器件信息
部件号 封装 封装尺寸(标称值)
TPIC6A595 PDIP(20) 24.00mm × 6.86mm
SOIC(24) 15.40mm × 7.50mm
TPIC6A595 逻辑符号
此符号符合 ANSI/IEEE 标准 91-1984 和 IEC 出版物 617-12。
逻辑符号