ZHCSVQ6 April 2024 DLPC7530
PRODUCTION DATA
DLPC7530 控制器支持符合标准图形接口协议的单个 30 位并行接口,包括垂直同步信号 (VSYNC)、水平同步信号 (HSYNC)、数据有效信号 (DATEN)、30 位数据总线 (PDATA_xy) 和像素时钟 (PCLK)。两个同步的极性都是可编程的。并行接口一般时序要求 展示了这些信号之间的关系。对于少于 10 位/分量的数据源,每个分量的数据必须是对齐的 MSB。
FPD 端口 A 和 B 的输入引脚由并行端口共享。根据产品配置,这些引脚可用于 FPD 操作或 并行端口操作。正常运行期间,无法在这两种接口配置之间进行切换。FPD 端口 C 的引脚保留供并行端口使用,仅在配置了并行端口操作时才能使用
当并行端口被使用时,VSYNC 必须一直保持激活。如果 VSYNC 丢失,DMD 必须转换到安全状态。当系统检测到 VSYNC 丢失时,会切换到主机在闪存中指定的测试图形或启动界面图像。
并行端口接口支持有限的通道间重映射(在闪存中指定),这有助于根据需要进行电路板布局布线。通道间重映射允许通道 A (PDATA_Ax)、B (PDATA_Bx) 或 C (PDATA_Cx) 的完整数据总线重新映射到其他两个数据通道中的任何一个。每个输入通道只能映射到一个唯一的目标通道。典型映射如图 6-2 所示。备用映射的示例如图 6-3 所示。并行端口通道重映射仅限于并行端口操作,不适用于 FPD 操作。
图 6-2 标准并行端口通道映射
图 6-3 备用并行端口通道映射示例