ZHCSUI1 December   2025 ADS9324

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 开关特性
    8. 5.8 时序图
  7. 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  模拟输入
      2. 7.3.2  输入钳位保护电路
      3. 7.3.3  模拟输入阻抗
      4. 7.3.4  可编程增益放大器 (PGA)
      5. 7.3.5  ADC 传递函数
      6. 7.3.6  参考
      7. 7.3.7  开路安全模式
      8. 7.3.8  系统偏移校准
      9. 7.3.9  系统增益校准
      10. 7.3.10 ADC 增益和偏移误差校准
      11. 7.3.11 数字滤波器
        1. 7.3.11.1 系统相位校准
        2. 7.3.11.2 块平均滤波器
        3. 7.3.11.3 移动平均滤波器
        4. 7.3.11.4 低通 FIR 滤波器
      12. 7.3.12 数字窗口比较器
      13. 7.3.13 警报模式
      14. 7.3.14 数据接口
        1. 7.3.14.1 ADC 通道模式
        2. 7.3.14.2 菊花链
        3. 7.3.14.3 诊断标志
        4. 7.3.14.4 ADC 输出数据随机数发生器
        5. 7.3.14.5 数据接口测试图形
        6. 7.3.14.6 数字输出驱动强度控制
        7. 7.3.14.7 数字输出延迟调整
    4. 7.4 器件功能模式
      1. 7.4.1 复位
      2. 7.4.2 正常运行
      3. 7.4.3 待机模式
    5. 7.5 编程
      1. 7.5.1 寄存器写入操作
      2. 7.5.2 寄存器读取操作
      3. 7.5.3 初始化示例 - SDOUT 上的单通道模式
  9. 寄存器映射
    1. 8.1 ADS93xx 通用寄存器
    2. 8.2 AIN1 - AIN8 通道寄存器
    3. 8.3 AIN9 - AIN16 通道寄存器
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 适用于电力自动化的 16 通道数据采集系统 (DAQ)
        1. 9.2.1.1 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
        1. 9.4.1.1 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
    1. 12.1 机械数据

系统相位校准

可以使用器件内部的相位校准功能按每个通道来补偿通道之间的相位不匹配。相位校准利用数字延迟完成,并且 CONVST 为 1MSPS 时的最小分辨率为 1µs。使用 AIN1 - AIN8 通道AIN9 - AIN16 通道寄存器组中的 PHASE_DELAY_AINx 寄存器中的 8 位字段引入相位延迟。方程式 5 用于计算相位校准值。

方程式 5.  Phase Calibration Applied   =   PHASE_DELAY_AINx ADC Sampling Frequency

相位校准滤波器配置:

  1. 使用 方程式 5 计算 PHASE_DELAY_AINx 字段值。
  2. 对相应通道的 PHASE_DELAY_AINx 寄存器进行编程。
  3. 将 DIG_FILTER 寄存器中的 PHASE_DELAY_EN 位设置为 1b。
  4. 在 DIGITAL_FILTER 寄存器中的 DIGITAL_FILT_SYSREF 位字段上写入 0b 至 1b。确保至少有一个 tCONVST 延时时间,然后将 DIGITAL_FILT_SYSREF 位写入 0b,如图 7-14 所示。

ADS9324 数字滤波器 SYSREF 和 CONVST图 7-14 数字滤波器 SYSREF 和 CONVST
ADS9324 相位调整示例
在 AIN1 和 AIN2 上施加相同的输入信号
图 7-15 相位调整示例