ZHCSSP8C September   2024  – September 2025 LOG300

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性 - 低噪声放大器 (LNA) 
    6. 5.6 电气特性 - 对数检测器
    7. 5.7 电气特性 - LNA + 对数检测器 (AFE)
    8. 5.8 典型特性:VCC = 5V
    9. 5.9 典型特性:VCC = 3.3V
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 偏移校正环路 (OCL)
      2. 7.3.2 单端和差分输入
      3. 7.3.3 输入频率检测
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 超声波距离测量
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 第三方产品免责声明
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

引脚配置和功能

图 4-1 D 封装,16 引脚 SOIC(顶视图)
图 4-2 RGT 封装,16 引脚 VQFN(俯视图)
表 4-1 引脚功能
引脚 类型(1) 说明
名称 编号
D (SOIC) RGT (VQFN)
AFE_En 1 14 I LNA 和对数检测器块启用和禁用引脚。AFE_En = 高电平,用于启用 AFE。将该引脚悬空也会使两个块保持启用状态。
AGND 13 10 P LNA 和对数检测器块的模拟地
缓存器 10 7 O 同相缓冲输出。VBuffer = VLog_Out × 2。
DGND 2 15 P Freq_Out 引脚的数字地
Freq_Out 8 5 O 该引脚以应用于 Log_In 的相同信号频率进行切换。
Freq_Supply 7 4 P 支持 Freq_Out 功能的电源。如果不需要频率检测功能,则将该引脚悬空。
Inv_Buffer 9 6 O 反相缓冲输出。VInv_Buffer = VCC – VLog_Out × 2。
LNA_En 3 16 I 低噪声放大器启用和禁用。LNA_En = 高电平,用于启用 LNA。将该引脚悬空也会使 LNA 保持启用状态。
LNA_In 16 13 I 低噪声放大器输入
LNA_Out 14 11 O 低噪声放大器输出
Log_Inm 11 8 I 对数检测器块的反相输入。在单端输入中使用时,请将适当的电容器接地。请参阅 节 7.3.2
Log_Inp 12 9 I 对数检测器块的同相输入
Log_Out 5 2 O 对数检测器块的非缓冲输出。连接适当的电阻 RF(用于设置输入到输出斜率)和电容器 CF(用于设置响应时间)。
Offset_Cap 15 12 I 在该引脚与接地之间连接一个建议的电容器。该电容器用于设置内部偏移校正环路的极点。有关推荐的电容器,请参阅 节 7.3.1
Ref_Res 6 3 I 将 1% 56kΩ 电阻器连接到此引脚。如果可以接受默认宽松斜率精度,则将该引脚悬空。
VCC 4 1 P 电源
散热焊盘

散热焊盘 P 散热焊盘。与器件电气隔离。连接到散热平面,通常为接地。
I = 输入,O = 输出,I/O = 输入或输出,G = 接地,P = 电源。