ZHCSR21J December   2003  – March 2025 OPA695

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性 VS = ±5V、OPA695ID、OPA695IDBV、OPA695DSG
    6. 5.6  电气特性 VS = 5V、OPA695ID、OPA695IDBV、OPA695DSG
    7. 5.7  电气特性 VS = ±5V、OPA695IDGK
    8. 5.8  电气特性 VS = 5V、OPA695IDGK
    9. 5.9  典型特性:VS = ±5 V,OPA695IDBV,OPA695ID,OPA695DSG
    10. 5.10 典型特性:VS = 5V,OPA695IDBV,OPA695ID,OPA695DSG
    11. 5.11 典型特性:VS = ±5V,OPA695IDGK
    12. 5.12 典型特性:VS = 5V,OPA695IDGK
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 宽带电流反馈运算
      2. 6.3.2 输入和 ESD 保护
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 操作建议
        1. 7.1.1.1 设置电阻值以优化带宽
        2. 7.1.1.2 输出电流和电压
        3. 7.1.1.3 驱动容性负载
        4. 7.1.1.4 失真性能
        5. 7.1.1.5 噪声性能
        6. 7.1.1.6 热分析
      2. 7.1.2 LO 缓冲器放大器
      3. 7.1.3 宽带电缆驱动应用
        1. 7.1.3.1 电缆调制解调器返回路径驱动器
        2. 7.1.3.2 任意波形驱动器
      4. 7.1.4 差分 I/O 应用
    2. 7.2 典型应用
      1. 7.2.1 设计要求
        1. 7.2.1.1 SAW 滤波器缓冲器
      2. 7.2.2 详细设计过程
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 设计工具
        1. 8.1.1.1 演示装置
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 接收文档更新通知
    4. 8.4 支持资源
    5. 8.5 商标
    6. 8.6 静电放电警告
    7. 8.7 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

电缆调制解调器返回路径驱动器

通常需要标准线缆调制解调器上游驱动器在 5MHz 至 65MHz 带宽范围内驱动高功率,同时使失真小于 –50dBc。由于从放大器输出到线路的高损耗,高度集成的解决方案(包括可编程增益级)通常达不到该目标。OPA695 的更高增益运行能力和极高压摆率提供了低成本器件,可在所需的无杂散动态范围内传递此信号。图 7-6 显示了一个使用 OPA695 作为电缆调制解调器返回路径的上游驱动器的示例。在这种情况下,通过增益电阻器 (RG) 将驱动器的输入阻抗设置为 75Ω。OPA695 提供的15.5dB 增益显著降低了可调增益级所需的输入电平。在此示例中,物理 75Ω 输出匹配电阻器以及双工器中的 3dB 损耗使线路上的输出摆幅衰减了 9dB。在此示例中,使用单个 +12V 电源,通过 65MHz 实现 6-VPP 输出引脚电压的最低谐波失真。本示例的测量性能提供 600MHz 微小信号带宽,通过 65Mhz 实现低于 –54dBc 的失真,而实现 6VPP 输出引脚电压摆幅。

该电路的另一种替代方案是使用两个 OPA695 器件驱动到输出变压器的差分驱动器,它可以提供更低的失真。差分驱动器可以使可用的线路功率加倍,或通过将每级所需的输出摆幅减半来改善失真。必须使用 PGA 禁用功能来实现 MCNS 规范所需的通道禁用。MCNS 禁用规格要求在信号通道关闭时保持输出阻抗匹配。OPA695 的禁用功能主要用于实现节能,并将输出和反相输入引脚置于高阻抗模式,但不保持所需的输出阻抗匹配。关闭 图 7-6 输入端的信号,同时保持 OPA695 处于活动状态,可以保持阻抗匹配,同时使线路上的噪声非常小。由于 OPA695 的输入噪声较低,图 7-6 的电路禁用时(PGA 源关闭,但仍呈现 75Ω 源阻抗)的线路噪声非常低,为 4nV/√Hz (–157dBm/Hz)。

OPA695 线缆调制解调器上游驱动器图 7-6 线缆调制解调器上游驱动器