ZHCSJ99M December   1997  – January 2026 SN74CBTLV3126

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
    4. 7.4 器件功能模式
      1. 7.4.1 功能表(每个总线开关)
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 协议和信号隔离
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
    1. 11.1 机械数据

说明

SN74CBTLV3126 四通道 FET 总线开关具有独立的线路开关。当每个开关的相关输出使能 (OE) 输入为低电平,开关被禁用。

该器件专用于使用 Ioff 的局部断电应用。Ioff 功能可验证器件断电时具有破坏性的电流不会回流。SN74CBTLV3126 器件可在断电时提供隔离。

如要验证上电或断电期间的高阻态,请将 OE 通过下拉电阻连接至 GND;该电阻的最小值取决于驱动器的灌电流能力。

封装信息
器件型号封装(1)封装尺寸(2)
SN74CBTLV3126SOIC(D,14)8.65mm × 3.91mm
TVSOP(DGV,14)3.60mm × 4.40mm
TSSOP(PW,14)5.00mm × 4.40mm
VQFN(RGY,14)4.00mm × 3.50mm
SSOP(DBQ,16)4.90mm × 3.90mm
SOT(DYY,14)4.20mm × 2.00mm
WQFN(BQA,14)3.00mm × 2.50mm
如需了解所有可用封装,请参阅数据表末尾的封装选项附录。
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)。

SN74CBTLV3126 每个 FET 开关的简化版原理图每个 FET 开关的简化版原理图