ZHCSHA1C November   2019  – July 2020 ADS8686S

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
  6. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议的工作条件
    4. 6.4  热性能信息
    5. 6.5  电气特性
    6. 6.6  时序要求
    7. 6.7  开关特性
    8. 6.8  时序图通用
    9. 6.9  时序图:并行数据读取
    10. 6.10 时序图:串行数据读取
    11. 6.11 典型特性
  7. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  模拟输入
      2. 7.3.2  模拟输入阻抗
      3. 7.3.3  输入钳位保护电路
      4. 7.3.4  可编程增益放大器 (PGA)
      5. 7.3.5  二阶可编程低通滤波器 (LPF)
      6. 7.3.6  ADC 驱动器
      7. 7.3.7  多路复用器
      8. 7.3.8  数字滤波器和噪声
      9. 7.3.9  基准
        1. 7.3.9.1 内部基准
        2. 7.3.9.2 外部基准
        3. 7.3.9.3 为多个器件提供一个 VREF
      10. 7.3.10 ADC 传输特性
    4. 7.4 器件功能模式
      1. 7.4.1 器件接口:引脚描述
        1. 7.4.1.1  REFSEL(输入)
        2. 7.4.1.2  RESET(输入)
        3. 7.4.1.3  SEQEN(输入)
        4. 7.4.1.4  HW_RANGESEL[1:0](输入)
        5. 7.4.1.5  SER/BYTE/PAR(输入)
        6. 7.4.1.6  DB[3:0](输入/输出)
        7. 7.4.1.7  DB4/SER1W(输入/输出)
        8. 7.4.1.8  DB5/CRCEN(输入/输出)
        9. 7.4.1.9  DB[7:6](输入/输出)
        10. 7.4.1.10 DB8(输入/输出)
        11. 7.4.1.11 DB9/BYTESEL(输入/输出)
        12. 7.4.1.12 DB10/SDI(输入/输出)
        13. 7.4.1.13 DB11/SDOB(输入/输出)
        14. 7.4.1.14 DB12/SDOA(输入/输出)
        15. 7.4.1.15 DB13/OS0(输入/输出)
        16. 7.4.1.16 DB14/OS1(输入/输出)
        17. 7.4.1.17 DB15/OS2(输入/输出)
        18. 7.4.1.18 WR/BURST(输入)
        19. 7.4.1.19 SCLK/RD(输入)
        20. 7.4.1.20 CS(输入)
        21. 7.4.1.21 CHSEL[2:0](输入)
        22. 7.4.1.22 BUSY(输出)
        23. 7.4.1.23 CONVST(输入)
      2. 7.4.2 器件运行模式
        1. 7.4.2.1 关断模式
        2. 7.4.2.2 工作模式
          1. 7.4.2.2.1 硬件模式
          2. 7.4.2.2.2 软件模式
        3. 7.4.2.3 复位功能性
        4. 7.4.2.4 通道选择
          1. 7.4.2.4.1 硬件模式通道选择
          2. 7.4.2.4.2 软件模式通道选择
        5. 7.4.2.5 序列发生器
          1. 7.4.2.5.1 硬件模式序列发生器
          2. 7.4.2.5.2 软件模式序列发生器
        6. 7.4.2.6 突发序列发生器
          1. 7.4.2.6.1 硬件模式突发序列发生器
          2. 7.4.2.6.2 软件模式突发序列发生器
        7. 7.4.2.7 诊断
          1. 7.4.2.7.1 模拟诊断
          2. 7.4.2.7.2 接口诊断:自检和 CRC
    5. 7.5 编程
      1. 7.5.1 并行接口
        1. 7.5.1.1 读取转换结果
        2. 7.5.1.2 写入寄存器数据
        3. 7.5.1.3 读取寄存器数据
      2. 7.5.2 并行字节接口
        1. 7.5.2.1 读取转换结果
        2. 7.5.2.2 写入寄存器数据
        3. 7.5.2.3 读取寄存器数据
      3. 7.5.3 串行接口
        1. 7.5.3.1 读取转换结果
        2. 7.5.3.2 写入寄存器数据
        3. 7.5.3.3 读取寄存器数据
    6. 7.6 寄存器映射
      1. 7.6.1 页 1 寄存器
  8. 应用和实现
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 适用于电力自动化的 8x2 通道数据采集系统 (DAQ)
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
      2. 8.2.2 电气过载输入保护
  9. 电源相关建议
    1. 9.1 电源
  10. 10布局
    1. 10.1 布局指南
    2. 10.2 布局示例
  11. 11器件和文档支持
    1. 11.1 器件支持
      1. 11.1.1 开发支持
    2. 11.2 文档支持
      1. 11.2.1 相关文档
    3. 11.3 接收文档更新通知
    4. 11.4 支持资源
    5. 11.5 商标
    6. 11.6 Electrostatic Discharge Caution
    7. 11.7 术语表
      1.      机械、封装和可订购信息
硬件模式

如果 HW_RNGSEL[1:0] 引脚在完全复位时设置为 01、10 或 11,则器件进入硬件模式。在硬件模式下,器件的功能受限。所有器件功能通过引脚控制进行配置。完全复位时以下信号的逻辑电平配置 ADS8686S 的功能:CRC、BURST、SEQEN、SER/BYTE/PAR、DB9/BYESEL、DB8 和 OSx。表 7-5 汇总了完全复位释放时器件锁存的信号。器件配置完毕后,需要通过 RESET 引脚进行完全复位,才能退出配置并设置替代配置。所选的数据通信接口还决定了硬件模式中可用的功能。表 7-6 提供了硬件并行、字节或串行模式中可用功能的完整列表。

表 7-5 硬件引脚行为汇总
信号 在完全复位时锁存 在复位时读取 忙时读取 边缘驱动
硬件
模式
软件
模式
硬件
模式
软件
模式
硬件
模式
软件
模式
硬件
模式
软件
模式
REFSEL
SEQEN
HW_RNGSELx
(范围变化)
HW_RNGSELx
(硬件或软件模式)
CRCEN
OSx
BURST
CHSELx
SER1W
SER/BYTE/ PAR
DB9/BYTESEL
表 7-6 引脚功能概述
引脚名称 运行模式
软件,HW_RNGSELx = 00 硬件,HW_RNGSELx ≠ 00
串行,SER/BYTE/PAR = 1,DB9/BYTESEL = 0 并行字节,SER/BYTE/PAR = 1,DB9/BYTESEL = 1 并行,SER/BYTE/PAR = 0 串行,SER/BYTE/PAR = 1,DB9/BYTESEL = 0 并行字节,SER/BYTE/PAR = 1,DB9/BYTESEL = 1 并行,SER/BYTE/PAR = 0
CHSELx 无功能,连接到 DGND 无功能,连接到 DGND 无功能,连接到 DGND CHSELx CHSELx CHSELx
SCLK/RD SCLK RD RD SCLK RD RD
WR/BURST 连接到 DGND WR WR BURST BURST BURST
DB[15:13]/OS[0:2] 连接到 DGND 连接到 DGND DB15 至 DB13 OSx 连接到 DGND DB15 至 DB13
DB12/SDOA SDOA 连接到 DGND DB12 SDOA 连接到 DGND DB12
DB11/SDOB SDOB,在串行 1 线模式下保持悬空 连接到 DGND DB11 SDOB 连接到 DGND DB11
DB10/SDI SDI 连接到 DGND DB10 连接到 DGND 连接到 DGND DB10
DB9/BYTESEL 连接到 DGND 连接到 DVDD DB9 连接到 DGND 连接到 DVDD DB9
DB8 至 DB6,
DB3 至 DB0
连接到 DGND DB8 至 DB6,
DB3 至 DB0
DB8 至 DB6,
DB3 至 DB0
连接到 DGND DB8 至 DB6,
DB3 至 DB0
DB8 至 DB6,
DB3 至 DB0
DB5/CRCEN 连接到 DGND DB5 DB5 CRCEN DB5 DB5
DB4/SER1W SER1W DB4 DB4 SER1W DB4 DB4
HW_RNGSELx 连接到 DGND 连接到 DGND 连接到 DGND 配置模拟输入范围 配置模拟输入范围 配置模拟输入范围
SEQEN 连接到 DGND 连接到 DGND 连接到 DGND SEQEN SEQEN SEQEN
REFSEL REFSEL REFSEL REFSEL REFSEL REFSEL REFSEL

在硬件模式下,CHSELx 和 HW_RNGSELx 控制信号可以在器件运行期间改变它们的状态并对器件配置产生直接影响。

CHSELx 引脚在复位时被读取,以确定要采集的第一对待转换模拟输入通道。在序列发生器运行模式下,CHSELx 引脚会配置序列发生器的设置。有关更多详细信息,请参阅Topic Link Label7.4.2.5 部分。CHSELx 引脚状态必须在 ADC 转换过程中(即在 CONVST 上升沿和 BUSY 下降沿之间)保持不变。在此期间读取 CHSELx 引脚的状态,以选择要转换的下一对通道或修改硬件序列发生器设置。

HW_RNGSELx 信号对模拟输入范围编程。选定的输入范围将应用于所有 16 个模拟输入通道。这些引脚上的逻辑变化会立即影响模拟输入范围。范围变化后,除了正常的采集时间要求,还允许 120µs(典型值)的稳定时间。推荐的做法是根据系统信号的目标输入范围对范围选择引脚进行硬接线。