ZHCSGU8G June   2017  – February 2025 ISO1211 , ISO1212

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  功率等级
    6. 5.6  绝缘规格
    7. 5.7  安全相关认证
    8. 5.8  安全限值
    9. 5.9  电气特性 - 直流规格
    10. 5.10 开关特性 - 交流规格
    11. 5.11 绝缘特性曲线
    12. 5.12 典型特性
  7. 参数测量信息
    1. 6.1 测试电路
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
    4. 7.4 器件功能模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 灌电流输入
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1 设置电流限制和电压阈值
          2. 8.2.1.2.2 散热注意事项
          3. 8.2.1.2.3 设计用于 48V 系统
          4. 8.2.1.2.4 设计用于超过 60V 的输入电压
          5. 8.2.1.2.5 浪涌、ESD 和 EFT 测试
          6. 8.2.1.2.6 将接口多路复用至主机控制器
          7. 8.2.1.2.7 状态 LED
        3. 8.2.1.3 应用曲线
      2. 8.2.2 拉电流输入
      3. 8.2.3 拉电流和灌电流输入(双向输入)
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 开发支持
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 相关链接
    4. 9.4 接收文档更新通知
    5. 9.5 支持资源
    6. 9.6 商标
    7. 9.7 静电放电警告
    8. 9.8 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

电气特性 - 直流规格

(除另有说明外,全部为在建议工作条件下的值)。
参数测试条件最小值典型值最大值单位
VCC1 电压电源
VIT+ (UVLO1)正向 UVLO 阈值电压 (VCC1)2.25V
VIT– (UVLO1)负向 UVLO 阈值 (VCC1)1.7V
VHYS (UVLO1)UVLO 阈值迟滞 (VCC1)0.2V
ICC1VCC1 电源静态电流ISO1211EN = VCC10.61mA
ISO12121.21.9
逻辑 I/O
VIT + (EN)EN 引脚的正向输入逻辑阈值电压0.7 × VCC1V
VIT – (EN)EN 引脚的负向输入逻辑阈值电压0.3 × VCC1V
VHYS(EN)EN 引脚的输入迟滞电压0.1 × VCC1V
IIHEN 引脚上的低电平输入泄漏EN = GND1-10μA
VOHOUTx 引脚上的高电平输出电压VCC1 = 4.5V;IOH = –4mA
VCC1 = 3V;IOH = –3mA
VCC1= 2.25V;IOH = –2mA,请参阅 图 6-1
VCC1 – 0.4V
VOLOUTx 上的低电平输出电压VCC1 = 4.5V;IOH = 4mA
VCC1 = 3V;IOH = 3mA
VCC1= 2.25V;IOH = 2mA,请参阅图 6-1
0.4V
电流限值
I(INx+SENSEx)、TYP整个温度范围内从 IN 和 SENSE 引脚汲取的典型电流之和RTHR = 0Ω,RSENSE = 562Ω,VSENSE = 24V,
–40°C < TA < 125°C,请参阅 图 6-2
2.22.47mA
I(INx+SENSEx)从 IN 和 SENSE 引脚汲取的电流之和RTHR = 0Ω,RSENSE = 562Ω ± 1%;
–60V < VSENSE < 0V,请参阅 图 6-2
-0.1µA
RTHR = 0Ω,RSENSE = 562Ω ± 1%;
5V < VSENSE < VIL,请参阅 图 6-2
1.92.5mA
RTHR = 0Ω,RSENSE = 562Ω ± 1%;
VIL < VSENSE < 30V,请参阅 图 6-2
2.052.75
RTHR = 0Ω,RSENSE = 562Ω ± 1%;
30V < VSENSE < 36V,请参阅 图 6-2
2.12.83
RTHR = 0Ω,RSENSE = 562Ω ± 1%;
36V < VSENSE < 60V(1),请参阅 图 6-2
2.13.1
RTHR = 0Ω,RSENSE = 200Ω ± 1%;
–60V < VSENSE < 0V,请参阅 图 6-2
-0.1µA
RTHR = 0Ω,RSENSE = 200Ω ± 1%;
5V < VSENSE < VIL,请参阅 图 6-2
5.36.8mA
RTHR = 0Ω,RSENSE = 200Ω ± 1%;
VIL < VSENSE < 36V(1),请参阅图 6-2
5.57
RTHR = 0Ω,RSENSE = 200Ω ± 1%;
36V < VSENSE < 60V(1),请参阅 图 6-2
5.57.3
场侧电压转换阈值
VIL输出低电平情况下模块输入位置(包括 RTHR)的低电平阈值电压RSENSE = 562Ω,RTHR = 0Ω,请参阅 图 6-26.57V
RSENSE = 562Ω,RTHR = 1kΩ,请参阅 图 6-28.79.2
RSENSE = 562Ω,RTHR = 4kΩ,请参阅 图 6-215.215.8
VIH输出高电平情况下模块输入位置(包括 RTHR)的高电平阈值电压RSENSE = 562Ω,RTHR = 0Ω,请参阅 图 6-28.28.55V
RSENSE = 562Ω,RTHR = 1kΩ,请参阅 图 6-210.410.95
RSENSE = 562Ω,RTHR = 4kΩ,请参阅 图 6-21718.25
VHYS模块输入位置的阈值电压迟滞RSENSE = 562Ω,RTHR = 0Ω,请参阅 图 6-211.2V
RSENSE = 562Ω,RTHR = 1kΩ,请参阅 图 6-211.2
RSENSE = 562Ω,RTHR = 4kΩ,请参阅 图 6-211.2
请参阅节 8.2.1.2.2部分。