ZHCAFO9 August   2025 TLC69601-Q1 , TLC69604-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介
  5. 2长 CCSI 菊花链难题
    1. 2.1 CCSI CLK_O 占空比增加问题
    2. 2.2 CCSI 频率设计注意事项
  6. 3TLC69699-Q1 连接 IC 设计
    1. 3.1 CLK_O 占空比和数据速率的 CCSI 控制
    2. 3.2 具有故障信号的优化型故障回读方案
    3. 3.3 TXFIFO 配置
  7. 4总结
  8. 5参考资料

CLK_O 占空比和数据速率的 CCSI 控制

TLC69699-Q1 提供两种占空比控制选项。除了传统的 50% 占空比选项外,用户还可以强制将 CLK_O 的高电平脉冲宽度固定为 50ns。如表 3-1 中所,示通过将 CCSI_DC_CTRL 与 CCSI_DATA_RATE 结合使用,CLKO 高电平脉冲持续时间可以从 50% 减少到较低的百分比。因此,即使存在 CLKO 占空比累积,也可以从一开始就加长低电平脉冲持续时间,从而增加菊花链器件数量。

表 3-1 CCSICTRL 寄存器字段说明
字段 类型 复位 说明
6 CCSI_DC_CTRL R/W 0x0 CCSI 的占空比控制
0x0 = CLK_O 的占空比为 50%,但 CCSI_DATA_RATE[3:0] = 4b'1110 (33.33%) 和 CCSI_DATA_RATE[3:0] = 4b'1100 (40%) 除外
0x1 = CLK_O 高电平脉冲持续时间保持在 50ns,但 CCSI_DATA_RATE[3:0] = 4b'111X 除外(此时为 25ns)
5-4 RESERVED R/W 0x0 保留
3-0 CCSI_DATA_RATE R/W 0x0 CCSI 的数据速率
0x0 = 1Mbit/s
0x1 = 1.25Mbit/s
0x2 = 1.43Mbit/s
0x3 = 1.67Mbit/s
0x4 = 2Mbit/s
0x5 = 2.22Mbit/s
0x6 = 2.5Mbit/s
0x7 = 2.86Mbit/s
0x8 = 3.33Mbit/s
0x9 = 4Mbit/s
0xA = 5Mbit/s
0xB = 6.67Mbit/s
0xC = 8Mbit/s
0xD = 10Mbit/s
0xE = 13.33Mbit/s
0xF = 20Mbit/s

图 3-2 展示了在 5MHz CCSI 数据速率下的测试结果,此时将 CLK_O 的高电平脉冲持续时间强制固定为 50ns,这意味着菊花链中的第一个 LED 驱动器可以接收到占空比较低的输入时钟。最后一个 LED 驱动器的低电平脉冲持续时间可达到 85.9ns,从而在 18ns 的最低要求中保留了足够的裕度。

 TLC69699-Q1 的 CLK_O 和 CCSI = 5MHz 时的最后一个 LED 驱动器,CLK_O 高电平脉冲持续时间 = 50ns图 3-2 TLC69699-Q1 的 CLK_O 和 CCSI = 5MHz 时的最后一个 LED 驱动器,CLK_O 高电平脉冲持续时间 = 50ns