ZHCAF06 February 2025 ADC3548 , ADC3549 , ADC3568 , ADC3569 , ADC3648 , ADC3649 , ADC3664 , ADC3668 , ADC3669
随着缩小 IC 工艺几何尺寸的能力日渐成熟,我们现在可以设计出高速 (MSPS) 且具有丰富数字功能的 ADC,它们与当前市场上的 GSPS 转换器类似。数字降压转换器 (DDC) 是这些新增数字功能不可或缺的一部分,用户借此能够以多种方式改进数字后端处理。通过适当的频率规划(具体可参阅 FREQ-DDC-FILTER-CALC 射频采样频率规划器、模拟滤波器和 DDC Excel™ 计算器),用户可以对信号进行采样,在 ADC 中运用集成 DDC,并仅以数字方式移动部分相关带宽,而几乎不需要进行模拟滤波。
例如,使用 ADC3669 16 位 500MSPS ADC 时,我们可以将 ADC 配置为仅对部分频带采样(如 图 4-1中所述),以便将 HD2 和 HD3 谐波排除在频带外。第一个示例显示了 ADC 处于 DDC 旁路模式时未抽取的信号。忽略突出显示的区域后,可以看到不需要的谐波也包括在了频带内,而这会对 ADC 动态范围性能产生负面影响。
图 4-1 处于完全 DDC 旁路模式下的 ADC3669 500MSPS ADC以下这个示例则显示了在使用同一 ADC3669 设备(处于实时抽取模式下)以及复杂抽取因子为 8 时的 FFT 采集。由此可见,不需要的谐波伪波现在排除在了频带外,并从数字域中有效滤除。这提高了两个方面的性能:SNR 提高了 +6dB,原因在于 方程式 1 或 方程式 2中的处理增益。
其中:N = ADC 位数
Fs = ADC 采样频率
BW = 奈奎斯特区内的相关带宽
同时还将不需要的谐波伪波 (HD2/HD3) 排除在频带外,从而产生 –85dB 或更佳的 SFDR。这一切都有赖于 DDC!查看 图 4-2 和应对高数据处理量挑战,Chase Wood,嵌入式计算设计、利用降压转换器激发射频潜力,Chase Wood,嵌入式计算设计,以及分析高带宽频谱集群,Chase Wood,嵌入式计算设计,深入了解有关抽取的基础知识和利弊。
图 4-2 复杂抽取因子为 8 的 ADC3669 500MSPS