ZHCAED7B August 2024 – May 2025 LMK6C
在大多数应用中,FPD-Link 器件需要使用外部 REFCLK,通常为 25MHz 或 27MHz LVCMOS。对于该实验,一个 LVCMOS 振荡器为两个 DS90UB971 串行器和 US90UB9702 解串器对生成了 REFCLK 信号。REFCLK 通过 CDC6C BAW 振荡器生成,并在多负载板上使用布线 3 扇出到两个 FPD-Link 串行器/解串器对(扇出到 2 个负载,2 英寸的布线长度,在振荡器附近拆分)。较小的测试板用于额外增加 2 英寸的布线长度,总共 4 英寸。在两个 DS90UB9702 EVM 上,SMA 转 2 引脚母接头电缆将多负载板与外部 REFCLK 接头连接了起来。
图 6-1 为 2 个 FPD-Link 串行器/解串器对提供 REFCLK 的 CDC6C:方框图由于两个 FPD-Link 串行器/解串器对共享一个 REFCLK,因此建立链路不会出现任何错误。执行眼图张开度裕量 (EOM) 测试以确保每个对都生成稳定的链路。两个 DS90UB971/9702 对能够在一系列 EQ 设置中与共享的 REFCLK 信号同时保持链路。此测试可确认在某些应用中,这可以针对单个 LVCMOS 振荡器驱动多个负载。
图 6-2 FPD-Link 眼图张开度裕量 (EOM) 结果