ZHCAED7B August   2024  – May 2025 LMK6C

 

  1.   1
  2.   摘要
  3.   商标
  4. 1简介和测试方法
  5. 2仿真设置
  6. 3布线拓扑和仿真结果
    1. 3.1 单线路
    2. 3.2 星型线路
    3. 3.3 分离线路
    4. 3.4 星型线路与分离线路
  7. 4实验室测量
    1. 4.1 实验室测量设置
    2. 4.2 实验室测量结果以及与仿真数据的相关性
  8. 5负载之间的布线长度不匹配
  9. 6应用示例:FPD-Link
  10. 7总结
  11. 8参考资料
  12. 9修订历史记录

负载之间的布线长度不匹配

 驱动多个负载时的布线长度不匹配图 5-1 驱动多个负载时的布线长度不匹配

如果在驱动多个负载时接收器之间的布线长度不匹配,则可能会发生过多的信号反射。当布线长度不匹配时,可能会基于到每个接收器的路径之间的传播延迟差异而引发振铃。例如,考虑这样一种情况:LVCMOS 驱动器被分离来驱动多个负载,其中一个负载距离驱动器 1 英寸而另一个负载距离驱动器 3 英寸。典型的 PCB 布线长度的传播延迟约为 150ps。在这种情况下,信号从驱动器传输到接收器时,较短的路径可能有大约 150ps 的传播延迟。较长的路径可能具有大约 450ps 的传播延迟。

典型的 LVCMOS 接收器具有高输入阻抗,因此几乎所有的功率都从通过传输线从接收器反射回来,直到该传输线端接在驱动器为止。在信号完全通过较长路径传播之前,来自较短路径的信号可能会开始从负载反射回来。从更靠近驱动器的负载的角度来看,上升沿可以看到传播延迟(本例中为 450ps – 150ps = 300ps)之间的差值处出现下冲,并且较长的路径可以看到过冲。时钟信号的下降沿可能会产生相反的影响。接收器之间的不匹配越长,过冲和振铃可能就越严重。为了保持信号完整性并尽可能减小过度反射的影响,在使用 LVCMOS 驱动器驱动多个负载时,请将信号路径之间的传播延迟差保持在 100ps 以下。

以下各图显示了多个负载之间布线长度不匹配的仿真结果。

图 5-2 显示了星型线路拓扑,Rt = 17Ω,传播延迟 = 150ps/英寸的布线长度。

 布线长度不匹配:具有 1"和 2"布线的上升沿图 5-2 布线长度不匹配:具有 1"和 2"布线的上升沿

图 5-3 显示了星型线路拓扑,Rt = 17Ω,传播延迟 = 150ps/英寸的布线长度。

 布线长度不匹配:具有 1"和 3"布线的上升沿图 5-3 布线长度不匹配:具有 1"和 3"布线的上升沿

图 5-4 显示了星型线路拓扑,Rt = 17Ω,传播延迟 = 150ps/英寸的布线长度。

 布线长度不匹配:具有 1"和 6"布线的上升沿图 5-4 布线长度不匹配:具有 1"和 6"布线的上升沿

在多个负载的长度均不匹配的情况下,结果可能是类似阶跃响应,在不同的时间间隔内有一系列反射,而不是干净的上升沿。