ZHCAE16 May 2024 TMDS1204
HDMI® 接收端应用中的 TMDS 时钟检测解决方案 TS3USB3031、SN65LVDS4、SN65LVDS17 应用手册提供了一些示例,说明如何让 HDMI1.4/2.0 接收设备检测到最小化传输差分信令 (TMDS) 时钟或来自 HDMI1.4/2.0 发送设备的信号,从而使 HDMI 接收端可以通过使用单个遥控器开启 HDMI 发送端来从待机状态唤醒。HDMI 发送器源检测 HDMI 接收端的接收器端接。如果 HDMI 接收器启用端接电阻器,则发送器可以确定 3.3V 端接电平以及接收器是否已连接且正常运行。
图 2-1 TMDS/FRL 差分对概念原理图HDMI2.1 引入了一种称为固定速率链路 (FRL) 的新电气运行模式。借助 FRL,现有的 TMDS 数据通道 0 至 2 重新定义为 FRL 数据通道 0 至 2。TMDS 时钟通道改作 FRL 数据通道 3。HDMI2.1 支持以下 FRL 速率和通道控制。
请注意,在 FRL 3 通道运行模式下,不使用 FRL 数据通道 3。
由于 TMDS 时钟通道改作 FRL 数据通道 3,因此 HDMI® 接收端应用中的 TMDS 时钟检测解决方案 TS3USB3031、SN65LVDS4、SN65LVDS17 应用手册中介绍的时钟检测方法不再适用,HDMI2.1 需要新的检测方法。