ZHCADC2 November   2023 AFE781H1 , AFE782H1 , AFE881H1 , AFE882H1 , DAC161P997 , DAC161S997 , DAC7750 , DAC7760 , DAC8740H , DAC8741H , DAC8742H , DAC8750 , DAC8760 , DAC8771 , DAC8775

 

  1.   1
  2.   摘要
  3.   商标
  4. 1HART 协议简介
    1. 1.1 HART 协议的不同形式
    2. 1.2 HART 增强 4-20mA 环路
    3. 1.3 HART FSK 信号
    4. 1.4 HART 配置
    5. 1.5 HART 协议结构
      1. 1.5.1 HART 通信
      2. 1.5.2 HART 字节
      3. 1.5.3 HART 数据帧结构
        1. 1.5.3.1 HART 起始字节
        2. 1.5.3.2 HART 器件寻址
        3. 1.5.3.3 HART 命令
  5. 2HART 协议和测试规格
    1. 2.1 OSI 协议模型
    2. 2.2 HART 协议规范
    3. 2.3 HART 测试规格
  6. 3TI 支持 HART 的器件
    1. 3.1 具有 HART 连接的 TI DAC
    2. 3.2 TI HART 调制解调器
  7. 4结论
  8. 5参考文献

HART 字节

在每次传输中,HART 使用一个基本字节结构。此结构类似于 UART 格式。HART 字节如图 1-9 所示。

GUID-20231026-SS0I-TW72-MH8F-GC4MVG2HCX12-low.svg图 1-9 HART 协议字节

第一个传输位是 0,表示开始位。接下来的 8 个位是 HART 字节,首先以最低有效位 (LSB) 传输,以最高有效位 (MSB) 结束。下一位是奇校验位,最后一位是 1,表示停止位。每个 HART 字节都使用这种 11 位格式进行传输。