ZHCACT5A June   2023  – September 2025 AFE11612-SEP , OPA4H199-SEP

 

  1.   1
  2.   摘要
  3.   商标
  4. LDMOS 和 GaN 功率放大器 FET PA 基础知识
  5. VGS 补偿
  6. 时序控制
  7. 集成 PA 偏置解决方案
  8. GaN PA 的负偏置
  9. TDD 应用的快速开关
  10. VDRAIN 开关电路
  11. 受控栅极时序控制电路
  12. VDRAIN 监控
  13. 10外部负电源监控
  14. 11PA 温度监控
  15. 12总结
  16. 13参考资料
  17. 14修订历史记录

VDRAIN 开关电路

VDRAIN 保护电路使用 NMOS 和 PMOS 晶体管来禁用施加到 PA 漏极的电压。此 PA_ON 电路充当一个高压开关。在启动、关断和警报事件期间的关键时刻,需要禁用 VDRAIN。本设计使用 NMOS 和 PMOS 电路来实现这一点。将 PA_ON 电压施加到 NMOS 栅极时,电路会导通以允许 VDRAIN 通过 PMOS。

 VDRAIN 启用电路图 7-1 VDRAIN 启用电路
 VDRAIN 启用图图 7-2 VDRAIN 启用图