KOKY056 December 2024 AMC0106M05 , AMC0106M25 , AMC0136 , AMC0311D , AMC0311S , AMC0386 , AMC0386-Q1 , AMC1100 , AMC1106M05 , AMC1200 , AMC1200-Q1 , AMC1202 , AMC1203 , AMC1204 , AMC1211-Q1 , AMC1300 , AMC1300B-Q1 , AMC1301 , AMC1301-Q1 , AMC1302-Q1 , AMC1303M2510 , AMC1304L25 , AMC1304M25 , AMC1305M25 , AMC1305M25-Q1 , AMC1306M05 , AMC1306M25 , AMC1311 , AMC1311-Q1 , AMC131M03 , AMC1336 , AMC1336-Q1 , AMC1350 , AMC1350-Q1 , AMC23C12 , AMC3301 , AMC3330 , AMC3330-Q1
소프트웨어 구성 가능 위상 지연을 사용한 클록 에지 보상의 디지털 인터페이스가 그림 163에 나와 있습니다. 타이밍 다이어그램은 클록 주파수가 20MHz인 클록 신호를 보여주며, 이는 첫 번째 신호로 절연 델타-시그마 모듈레이터로 공급되는 클록 신호를 나타냅니다. 타이밍 다이어그램에 표시된 두 번째 신호는 데이터 시트에 제시된 일반 사양에 대한 절연 델타-시그마 변조기의 데이터 출력을 나타냅니다. 세 번째 신호는 MCU SDFM의 클록 입력에 공급되는 첫 번째 신호를 기준으로 10ns로 이동한 20MHz 클록 신호 위상을 나타냅니다.
최소값과 최대값을 포함하여 계산된 설정 및 홀드 시간이 표 28에 나와 있습니다. 위상 지연을 소프트웨어에서 구성할 수 있으므로, 데이터 수집 타이밍이 데이터 신호의 중심에 오도록 위상 지연 값을 선택할 수 있습니다. 이를 통해 시스템의 허용 오차가 데이터 수집에 영향을 주지 않도록 설정 및 홀드 시간에 가능한 최대 여유 값을 사용할 수 있습니다. 계산 툴은 디지털 타이밍 인터페이스의 여유 값을 제공하므로 시스템의 허용 오차를 파악할 수 있습니다. 10ns의 선택된 위상 지연의 경우 최소 설정 시간은 15.6ns로, MCU 설정 시간 요구 사항 10ns을 빼면 여유 값이 5.6ns입니다. 최소 유지 시간에 대한 여유 값도 이렇게 계산되며 6.7ns입니다.
| 위상 지연 | 제안된 위상 지연 | 선택된 위상 지연 | |
| 최소 | 4.4 ns | 10.0 ns | |
| 최대 | 16.7ns | ||
| MCU에서 최소 설정 시간 | 15.6 ns | ||
| MCU에서 최대 설정 시간 | 33.3 ns | ||
| MCU에서 최소 홀드 시간 | 16.7ns | ||
| MCU에서 최대 홀드 시간 | 34.4 ns | ||