ZHCSU07A September 2024 – October 2025 TPS548B23
PRODUCTION DATA
该器件具有电源正常(PG 或 PGOOD)输出,该输出会变为高电平来指示转换器输出何时处于稳压状态。电源正常信号输出是一个开漏输出,必须通过上拉电阻(通常为 30.1kΩ)上拉至 VCC 引脚或外部电压源 (< 5.5V) 来变为高电平。建议的电源正常信号上拉电阻值为 1kΩ 至 100kΩ。
在软启动斜坡完成后,电源正常信号便会在内部延迟 tPG_DLY 后变为高电平。当 SS 电压达到 VSS(DONE) 时,内部软启动完成信号会变为高电平,以指示软启动斜坡已完成。如果 FB 电压降至 VREF 电压的 80% 或超过 VREF 电压的 116%,则电源正常信号会在 3µs 的内部延迟后锁存低电平。仅当重新切换 EN 或 VIN 复位后,电源正常信号才会再次拉至高电平。
如果 OV 事件导致 FB 电压在软启动期间超过 OV 阈值,但 FB 电压在软启动完成之前降至 OV 阈值以下,则电源正常信号在 FB 超过 OV 阈值或降至 UV 阈值以下之前不会锁存为低电平。OV 或 UV 事件必须在软启动斜坡完成后发生,电源正常信号才能锁定为低电平。但是,如果 FB 在软启动期间超出 OV 阈值,则会触发 OV 故障,而器件对 OV 的响应(如节 6.3.7所述)通常会将输出电压拉至 UV 阈值以下。
如果输入电源无法为器件上电(例如 VIN 和 VCC 都保持为零伏),并且该引脚通过外部电阻器上拉,则电源正常引脚会将自身钳位在低电平,达到电气特性 中“电源正常”部分中指定的低电平