ZHCSHP2B October   2017  – November 2018 TPS2372

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
    1.     Device Images
      1.      简化原理图
  4. 修订历史记录
  5. 引脚配置和功能
    1.     引脚功能
  6. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 额定值
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  7. 详细 说明
    1. 7.1 概述
    2. 7.2 功能框图
    3. 7.3 特性 说明
      1. 7.3.1 PG 电源正常(转换器使能)引脚接口
      2. 7.3.2 CLSA 和 CLSB 分类,AUTCLS
      3. 7.3.3 DEN 检测和使能
      4. 7.3.4 内部导通 MOSFET 和浪涌延迟启用,IRSHDL_EN
      5. 7.3.5 TPH、TPL 和 BT PSE 类型指标
      6. 7.3.6 AMPS_CTL、MPS_DUTY 和自动 MPS
      7. 7.3.7 VDD 电源电压
      8. 7.3.8 VSS
      9. 7.3.9 外露散热焊盘
    4. 7.4 器件功能模式
      1. 7.4.1  PoE 概述
      2. 7.4.2  阈值电压
      3. 7.4.3  PoE 启动顺序
      4. 7.4.4  检测
      5. 7.4.5  硬件分类
      6. 7.4.6  Autoclass
      7. 7.4.7  浪涌和启动
      8. 7.4.8  维持功率特征
      9. 7.4.9  启动和转换器运行
      10. 7.4.10 PD 热插拔运行
      11. 7.4.11 启动和电源管理,PG、TPH、TPL、BT
      12. 7.4.12 使用 DEN 禁用 PoE
  8. 应用和实现
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计要求
        1. 8.2.2.1  输入电桥和肖特基二极管
        2. 8.2.2.2  保护器件,D1
        3. 8.2.2.3  电容,C1
        4. 8.2.2.4  检测电阻,RDEN
        5. 8.2.2.5  分类电阻,RCLSA 和 RCLSB
        6. 8.2.2.6  用于 TPH、TPL 和 BT 的光隔离器
        7. 8.2.2.7  自动 MPS 和 MPS 占空比,RMPS 和 RMPS_DUTY
        8. 8.2.2.8  内部电压基准,RREF
        9. 8.2.2.9  Autoclass
        10. 8.2.2.10 浪涌延迟
      3. 8.2.3 应用曲线
  9. 电源建议
  10. 10布局
    1. 10.1 布局指南
    2. 10.2 布局示例
    3. 10.3 EMI 遏制
    4. 10.4 散热注意事项和 OTSD
    5. 10.5 ESD
  11. 11器件和文档支持
    1. 11.1 文档支持
      1. 11.1.1 相关链接
      2. 11.1.2 相关文档
    2. 11.2 接收文档更新通知
    3. 11.3 社区资源
    4. 11.4 商标
    5. 11.5 静电放电警告
    6. 11.6 术语表
  12. 12机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • RGW|20
散热焊盘机械数据 (封装 | 引脚)
订购信息

启动和转换器运行

在 PSE 向 PD 提供完整电压之前,内部 PoE UVLO(欠压闭锁)电路会使热插拔开关保持关闭。这样可以防止下游转换器电路在检测和分类期间加载 PoE 输入。在 PD 断电期间,转换器电路将使 CBULK 放电。因此,在刚向 PD 施加完整电压后,V(VDD-RTN) 将呈现较低的电压(如Figure 17 所示)。PSE 一旦决定为 PD 供电,就会将 PI 电压驱动到工作范围内。当 VVDD 上升至高于 UVLO 导通阈值(VUVLO_R,约为 38V)且 RTN 为高电平时, TPS2372-3 和 TPS2372-4 将使热插拔 MOSFET 进入浪涌电流限制状态( TPS2372-3 约为 200mA, TPS2372-4 约为 335mA,如Figure 19 所示)。PG 引脚将处于低电平状态,同时,CBULK 会充电,而 VRTN 从 VVDD 下降至接近 VVSS。在该过程中,PG 输出保持低电平以免在 VVDD 和 VRTN 之间增加负载(这可能会阻止成功启动 PD 以及后续成功启动转换器)。一旦浪涌电流下降至浪涌电流限值下方大约 10%,PD 电流限值就会切换到运行电平( TPS2372-3 大约为 1.85A, TPS2372-4 大约为 2.2A)。

此外,如Figure 19 所示,一旦浪涌持续时间也已经超过约 81.5ms,如果 IRSHDL_EN 断开(如果连接到 RTN,此延迟将不适用),PG 输出将变为高阻抗,充电允许下游转换器电路启动。 在典型的照明 应用中,这会允许低功率转换器开始为微控制器供电,进而随后开启高功率 LED 驱动器。Figure 20 所示,转换器软启动功能会在转换到较高功率模式之前引入一个额外的轻微延迟。 TPH、TPL 和 BT 输出将在 tTPLHBT 时间内启用(在 PG 从低电平变为断开状态之后)。

TPS2372 Power_Up_and_Start_72_SLUSCD1.gifFigure 19. 加电和启动
TPS2372 Startup_Timing_72_SLUSCD1.gifFigure 20. 加电和启动

如果 VVDD-VVSS 下降至低于 PoE UVLO 下限(VUVLO_F,约为 32V),则会关闭热插拔开关,但 PG 输出会保持高阻抗,允许转换器继续运行,直到转换器的 UVLO 阈值达到为止。