ZHCSUA4 December   2023 TAD5212

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议运行条件
    4. 6.4  热性能信息
    5. 6.5  电气特性
    6. 6.6  时序要求:I2C 接口
    7. 6.7  开关特性:I2C 接口
    8. 6.8  时序要求:SPI 接口
    9. 6.9  开关特性:SPI 接口
    10. 6.10 时序要求:TDM、I2S 或 LJ 接口
    11. 6.11 开关特性:TDM、I2S 或 LJ 接口
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 串行接口
        1. 7.3.1.1 控制串行接口
        2. 7.3.1.2 音频串行接口
          1. 7.3.1.2.1 时分多路复用 (TDM) 音频接口
          2. 7.3.1.2.2 IC 间音频 (I2S) 接口
          3. 7.3.1.2.3 左对齐 (LJ) 接口
        3. 7.3.1.3 通过共享总线使用多个器件
        4. 7.3.1.4 锁相环 (PLL) 和时钟生成
        5. 7.3.1.5 输出通道配置
        6. 7.3.1.6 基准电压
        7. 7.3.1.7 可编程麦克风偏置
        8. 7.3.1.8 信号链处理
          1. 7.3.1.8.1 DAC 信号链
            1. 7.3.1.8.1.1 可编程通道增益和数字音量控制
            2. 7.3.1.8.1.2 可编程通道增益校准
            3. 7.3.1.8.1.3 可编程数字高通滤波器
            4. 7.3.1.8.1.4 可编程数字双二阶滤波器
            5. 7.3.1.8.1.5 可编程数字混频器
            6. 7.3.1.8.1.6 可配置数字内插滤波器
              1. 7.3.1.8.1.6.1 线性相位滤波器
                1. 7.3.1.8.1.6.1.1 采样速率:16kHz 或 14.7kHz
                2. 7.3.1.8.1.6.1.2 采样速率:24kHz 或 22.05kHz
                3. 7.3.1.8.1.6.1.3 采样速率:32kHz 或 29.4kHz
                4. 7.3.1.8.1.6.1.4 采样速率:48kHz 或 44.1kHz
                5. 7.3.1.8.1.6.1.5 采样速率:96kHz 或 88.2kHz
                6. 7.3.1.8.1.6.1.6 采样速率:384kHz 或 352.8kHz
        9. 7.3.1.9 中断、状态和数字 I/O 引脚多路复用
    4. 7.4 器件功能模式
    5. 7.5 寄存器映射
      1. 7.5.1 TAD5212_P0 寄存器
      2. 7.5.2 TAD5212_P1 寄存器
      3. 7.5.3 TAD5212_P3 寄存器
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 应用
      2. 8.2.2 设计要求
      3. 8.2.3 详细设计过程
  10. 电源相关建议
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11Mechanical, Packaging, and Orderable Information
    1. 11.1 Tape and Reel Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息
可编程数字高通滤波器

为了去除直流偏移分量并衰减录音数据中不需要的低频噪声成分,该器件支持可编程高通滤波器 (HPF)。HPF 不是独立于通道的滤波器设置,但全局适用于所有 DAC 通道。该 HPF 使用一阶无限脉冲响应 (IIR) 滤波器构建,并具有足够高的效率来滤除信号中可能的直流分量。表 7-14 展示了可用的预定义 -3dB 截止频率,该频率可使用 P0_R115 的 DAC_DSP_HPF_SEL[1:0] 寄存器位进行设置。此外,为了针对特定应用实现自定义的 –3dB 截止频率,该器件还允许在 DAC_DSP_HPF_SEL[1:0] 寄存器位设置为 2'b00 时对一阶 IIR 滤波器系数进行编程。图 7-16 展示了 HPF 滤波器的频率响应图。

表 7-14 HPF 可编程设置
P0_R115_D[5:4]:DAC_DSP_HPF_SEL[1:0]-3dB 截止频率设置16kHz 采样速率下截止频率为 -3dB48kHz 采样速率下
截止频率为 -3dB
00可编程一阶 IIR 滤波器可编程一阶 IIR 滤波器可编程一阶 IIR 滤波器
01(缺省值)0.00002 × fS0.25Hz1Hz
100.00025 × fS4Hz12Hz
110.002 × fS32Hz96Hz

 

GUID-3DA4891F-9467-4644-921B-98474D40A913-low.gif图 7-16 HPF 滤波器频率响应图

方程式 1 给出了一阶可编程 IIR 滤波器的传递函数:

方程式 1. GUID-467C00D0-DF25-47F8-AFD0-8FA0B6BCEFC3-low.gif

对于具有默认系数的该一阶可编程 IIR 滤波器,其频率响应在增益为 0dB(全通滤波器)时是平坦的。主机器件可以通过对表 7-15 中的 IIR 系数进行编程来覆盖频率响应,从而实现高通滤波或任何其他必要滤波所需的频率响应。如果 DAC_DSP_HPF_SEL[1:0] 设置为 2'b00,则主机器件必须写入这些系数值以实现所需的频率响应,然后再对任何 DAC 通道上电以进行回放。表 7-15 展示了一阶 IIR 滤波器的滤波器系数。

表 7-15 一阶 IIR 滤波器系数
滤波器滤波器系数默认系数值系数寄存器映射
可编程一阶 IIR 滤波器(可分配至 HPF 或任何其他所需滤波器)N00x7FFFFFFFP17_R120-R124
N10x00000000P17_R125-R128
D10x00000000P18_R8-R11