ZHCSEE4D December   2015  – August 2021 OPA191 , OPA2191 , OPA4191

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
  6. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 额定值
    3. 6.3 建议运行条件
    4. 6.4 热性能信息:OPA191
    5. 6.5 热性能信息:OPA2191
    6. 6.6 热性能信息:OPA4191
    7. 6.7 电气特性:VS = ±4V 至 ±18V(VS = 8V 至 36V)
    8. 6.8 电气特性:VS = ±2.25V 至 ±4V(VS = 4.5V 至 8V)
    9. 6.9 典型特性
  7. 参数测量信息
    1. 7.1 输入偏移电压漂移
  8. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 输入保护电路
      2. 8.3.2 EMI 抑制
      3. 8.3.3 反相保护
      4. 8.3.4 过热保护
      5. 8.3.5 容性负载和稳定性
      6. 8.3.6 共模电压范围
      7. 8.3.7 电气过载
      8. 8.3.8 过载恢复
    4. 8.4 器件功能模式
  9. 应用和实现
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 低侧电流测量
        1. 9.2.1.1 设计要求
        2. 9.2.1.2 详细设计流程
        3. 9.2.1.3 应用曲线
      2. 9.2.2 16 位精度多路复用数据采集系统
        1. 9.2.2.1 设计要求
        2. 9.2.2.2 详细设计过程
      3. 9.2.3 输入保护的压摆率限制
  10. 10电源相关建议
  11. 11布局
    1. 11.1 布局指南
    2. 11.2 布局示例
  12. 12器件和文档支持
    1. 12.1 器件支持
      1. 12.1.1 开发支持
        1. 12.1.1.1 TINA-TI™ 仿真软件(免费下载)
        2. 12.1.1.2 TI 精密设计
    2. 12.2 文档支持
      1. 12.2.1 相关文档
    3. 12.3 接收文档更新通知
    4. 12.4 支持资源
    5. 12.5 商标
    6. 12.6 Electrostatic Discharge Caution
    7. 12.7 术语表
  13. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

为了实现器件的最佳工作性能,应使用良好的 PCB 布局实践,包括:

  • 在每个电源引脚和接地端之间连接低 ESR 0.1µF 陶瓷旁路电容器,放置位置尽量靠近器件。针对单电源应用,V+ 与接地端之间可以接入单个旁路电容器。
    • 噪声可以通过整个电路的电源引脚和运算放大器本身传入模拟电路中。旁路电容用于通过为局部模拟电路提供低阻抗电源,以降低耦合噪声。
  • 确保对数字接地和模拟接地进行物理隔离,同时应注意接地电流。将电路中的模拟部分和数字部分单独接地是最简单最有效的噪声抑制方法之一。通常将多层 PCB 中的一层或多层专门作为接地层。接地平面有助于散热,并减少 EMI 噪声拾取。更多详细信息,请参阅电路板布局布线技巧
  • 为了减少寄生耦合,输入走线运行时应尽量远离电源或输出走线。如果这些走线不能保持分开,则敏感走线与有噪声走线垂直相交比平行更好。
  • 外部元件应尽量靠近器件放置。如图 11-2 所示,使 RF 和 RG 靠近反相输入可最大限度减小寄生电容。
  • 尽可能缩短输入走线。切记:输入走线是电路中最敏感的部分。
  • 考虑在关键走线周围设定驱动型低阻抗保护环。保护环可显著减少附近走线在不同电势下产生的漏电流。
  • 在组装 PCB 板之后对其进行清洁,以获得最佳性能。
  • 任何精密集成电路都可能由于水分渗入塑料封装中而发生性能变化。在执行任何 PCB 水清洁流程之后,将 PCB 组件烘干,以去除清洁时渗入器件封装中的水分。大多数情形下,清洗后在 85°C 下低温烘干 30 分钟即可。