ZHCSWZ2A June 2024 – May 2025 LMX1860-SEP
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
使用时钟倍频器将输入时钟频率乘以系数 x2、x3 或 x4。所乘的值由 CLK_MULT 字段设置。由于倍频器基于 PLL 并包含一个集成的 VCO,因此倍频器具有状态机时钟,需要进行校准并具有锁定检测特性。