ZHCSRR6F November 2023 – November 2025 LMKDB1102 , LMKDB1104 , LMKDB1108 , LMKDB1112 , LMKDB1120
PRODUCTION DATA
| 图例 | ||
|---|---|---|
| 时钟输入 | 时钟输出 | POWER |
| GND | 逻辑控制/状态 | 无连接 |
| 引脚 | 类型(1) | 说明 | |
|---|---|---|---|
| 名称(2)(3) | 编号 | ||
| 时钟输入 | |||
| CLKIN_P | G1 | I | 差分时钟输入。 |
| CLKIN_N | H1 | I | |
| 时钟输出 | |||
| CLK0_P | J1 | O | LP-HCSL 差分时钟输出 0。如果未使用,则不连接。 |
| CLK0_N | K1 | O | |
| CLK1_P | L1 | O | LP-HCSL 差分时钟输出 1。如果未使用,则不连接。 |
| CLK1_N | M1 | O | |
| CLK2_P | M2 | O | LP-HCSL 差分时钟输出 2。如果未使用,则不连接。 |
| CLK2_N | M3 | O | |
| CLK3_P | M4 | O | LP-HCSL 差分时钟输出 3。如果未使用,则不连接。 |
| CLK3_N | M5 | O | |
| CLK4_P | M7 | O | LP-HCSL 差分时钟输出 4。如果未使用,则不连接。 |
| CLK4_N | M8 | O | |
| CLK5_P | M9 | O | LP-HCSL 差分时钟输出 5。如果未使用,则不连接。 |
| CLK5_N | M10 | O | |
| CLK6_P | M11 | O | LP-HCSL 差分时钟输出 6。如果未使用,则不连接。 |
| CLK6_N | M12 | O | |
| CLK7_P | L12 | O | LP-HCSL 差分时钟输出 7。如果未使用,则不连接。 |
| CLK7_N | K12 | O | |
| CLK8_P | J12 | O | LP-HCSL 差分时钟输出 8。如果未使用,则不连接。 |
| CLK8_N | H12 | O | |
| CLK9_P | G12 | O | LP-HCSL 差分时钟输出 9。如果未使用,则不连接。 |
| CLK9_N | F12 | O | |
| CLK10_P | D12 | O | LP-HCSL 差分时钟输出 10。如果未使用,则不连接。 |
| CLK10_N | C12 | O | |
| CLK11_P | B12 | O | LP-HCSL 差分时钟输出 11。如果未使用,则不连接。 |
| CLK11_N | A12 | O | |
| CLK12_P | A11 | O | LP-HCSL 差分时钟输出 12。如果未使用,则不连接。 |
| CLK12_N | A10 | O | |
| CLK13_P | A9 | O | LP-HCSL 差分时钟输出 13。如果未使用,则不连接。 |
| CLK13_N | A8 | O | |
| CLK14_P | A7 | O | LP-HCSL 差分时钟输出 14。如果未使用,则不连接。 |
| CLK14_N | A6 | O | |
| CLK15_P | A5 | O | LP-HCSL 差分时钟输出 15。如果未使用,则不连接。 |
| CLK15_N | A4 | O | |
| CLK16_P | A3 | O | LP-HCSL 差分时钟输出 16。如果未使用,则不连接。 |
| CLK16_N | A2 | O | |
| CLK17_P | A1 | O | LP-HCSL 差分时钟输出 17。如果未使用,则不连接。 |
| CLK17_N | B1 | O | |
| CLK18_P | C1 | O | LP-HCSL 差分时钟输出 18。如果未使用,则不连接。 |
| CLK18_N | D1 | O | |
| CLK19_P | E1 | O | LP-HCSL 差分时钟输出 19。如果未使用,则不连接。 |
| CLK19_N | F1 | O | |
| POWER | |||
| VDDA | H2 | P | 模拟电源。建议进行额外的电源滤波。有关详细信息,请参阅 节 10.3。 |
| VDDCLK | B2、B6、B11、L2、L11 | P | 输出电源 |
| 散热焊盘 (GND) | Pad | G | 器件接地,散热焊盘。 |
| 逻辑控制/状态 | |||
| vOE0#/NC | J2 | I | 控制 CLK0 的低电平有效输入。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 0 = 输出有效,1 = 输出无效 |
| vOE1#/NC | K2 | I | 控制 CLK1 的低电平有效输入。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 0 = 输出有效,1 = 输出无效 |
| vOE2#/NC | L3 | I | 控制 CLK2 的低电平有效输入。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 0 = 输出有效,1 = 输出无效 |
| vOE3#/NC | L6 | I | 控制 CLK3 的低电平有效输入。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 0 = 输出有效,1 = 输出无效 |
| vOE4#/NC | L9 | I | 控制 CLK4 的低电平有效输入。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 0 = 输出有效,1 = 输出无效 |
| vOE5#/SBI_IN | L8 | I | 控制 CLK5 或 SBI 数据输入引脚的低电平有效输入。SBI_EN 引脚控制该引脚的功能。内部下拉电阻。 OE 模式:0 = 有效输出,1 = 无效输出。 边带模式:SBI 数据输入。 |
| vOE6#/SBI_CLK | L10 | I | 控制 CLK6 或 SBI 时钟输入引脚的低电平有效输入。SBI_EN 引脚控制该引脚的功能。内部下拉电阻。 OE 模式:0 = 有效输出,1 = 无效输出。 边带模式:SBI 时钟输入。 |
| vOE7# | K11 | I | 控制 CLK7 的低电平有效输入。内部下拉电阻。 0 = 输出有效,1 = 输出无效 |
| vOE8# | H11 | I | 控制 CLK8 的低电平有效输入。内部下拉电阻。 0 = 输出有效,1 = 输出无效 |
| vOE9# | E12 | I | 控制 CLK9 的低电平有效输入。内部下拉电阻。 0 = 输出有效,1 = 输出无效 |
| vOE10#/SHFT_LD# | E11 | I | 控制 CLK10 或 SBI 低电平有效移位寄存器负载引脚的低电平有效输入。SBI_EN 引脚控制该引脚的功能。内部下拉电阻。 OE 模式:0 = 有效输出,1 = 无效输出。 边带模式:SBI 移位寄存器负载输入。 |
| vOE11# | C11 | I | 控制 CLK11 的低电平有效输入。内部下拉电阻。 0 = 输出有效,1 = 输出无效 |
| vOE12# | B10 | I | 控制 CLK12 的低电平有效输入。内部下拉电阻。 0 = 输出有效,1 = 输出无效 |
| vOE13#/NC | B9 | I | 控制 CLK13 的低电平有效输入。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 0 = 输出有效,1 = 输出无效 |
| OE14#/NC | B7 | I | 控制 CLK14 的低电平有效输入。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 0 = 输出有效,1 = 输出无效 |
| vOE15#/NC | B5 | I | 控制 CLK15 的低电平有效输入。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 0 = 输出有效,1 = 输出无效 |
| vOE16#/NC | B3 | I | 控制 CLK16 的低电平有效输入。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 0 = 输出有效,1 = 输出无效 |
| vOE17#/NC | D2 | I | 控制 CLK17 的低电平有效输入。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 0 = 输出有效,1 = 输出无效 |
| vOE18#/NC | D11 | I | 控制 CLK18 的低电平有效输入。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 0 = 输出有效,1 = 输出无效 |
| vOE19#/NC | J11 | I | 控制 CLK19 的低电平有效输入。内部下拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 0 = 输出有效,1 = 输出无效 |
| SBI_OUT/NC | C2 | O | SBI 数据输出引脚/无连接。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 |
| vPWRGD/PWRDN# | M6 | I | 电源正常/断电低电平有效。多功能输入引脚。内部上拉电阻。 在第一次从低电平转换到高电平时,用作电源正常引脚以启动器件 在随后的低电平/高电平转换中,用作断电低电平有效引脚,控制器件进入或退出断电模式。 低电平 = 断电模式 高电平 = 正常运行模式 |
| vSBI_EN | E2 | I | SBI 使能。内部下拉电阻。上电后请勿更改该引脚的状态。 上电时为低电平 = 禁用 SBI 接口。引脚 L8、L10 和 E11 用作 OE 引脚。上电时为高电平 = 启用 SBI 接口。 引脚 L8、L10 和 E11 用作 SBI 接口引脚。SMBus 和其他 OE 引脚保持正常工作。 |
| ^vSADR1_tri | B8 | I | SMBus 地址 3 电平输入引脚。内部上拉和下拉电阻。 |
| ^vSADR0_tri | B4 | I | SMBus 地址 3 电平输入引脚。内部上拉和下拉电阻。 |
| LOS#/NC | G11 | O | 输入时钟信号丢失低电平有效/无连接。开漏。需要外部上拉电阻。该引脚可以不连接,以便与 DB2000QL 引脚排列匹配。 低电平 = 输入时钟无效。 高电平 = 输入时钟有效。 |
| SMB_DATA | L4 | I/O | SMBus 数据。需要外部上拉电阻。如果未使用,则不连接。 |
| SMB_CLK | L5 | I | SMBus 时钟。需要外部上拉电阻。如果未使用,则不连接。 |
| NC | F2、F11、G2、L7 | NC | 无连接。 |
| 图例 | ||
|---|---|---|
| 时钟输入 | 时钟输出 | POWER |
| GND | 逻辑控制/状态 | 无连接 |
| 引脚 | 类型(1) | 说明 | |
|---|---|---|---|
| 名称(2)(3) | 编号 | ||
| 时钟输入 | |||
| CLKIN_P | E1 | I | 差分时钟输入。 |
| CLKIN_N | F1 | I | |
| 时钟输出 | |||
| CLK0_N | A2 | O | LP-HCSL 差分时钟输出 0。如果未使用,则不连接。 |
| CLK0_P | A3 | O | |
| CLK1_N | A4 | O | LP-HCSL 差分时钟输出 1。如果未使用,则不连接。 |
| CLK1_P | A5 | O | |
| CLK2_N | A6 | O | LP-HCSL 差分时钟输出 2。如果未使用,则不连接。 |
| CLK2_P | A7 | O | |
| CLK3_N | A8 | O | LP-HCSL 差分时钟输出 3。如果未使用,则不连接。 |
| CLK3_P | A9 | O | |
| CLK4_P | C10 | O | LP-HCSL 差分时钟输出 4。如果未使用,则不连接。 |
| CLK4_N | B10 | O | |
| CLK5_P | E10 | O | LP-HCSL 差分时钟输出 5。如果未使用,则不连接。 |
| CLK5_N | D10 | O | |
| CLK6_P | G10 | O | LP-HCSL 差分时钟输出 6。如果未使用,则不连接。 |
| CLK6_N | F10 | O | |
| CLK7_P | J10 | O | LP-HCSL 差分时钟输出 7。如果未使用,则不连接。 |
| CLK7_N | H10 | O | |
| CLK8_P | K8 | O | LP-HCSL 差分时钟输出 8。如果未使用,则不连接。 |
| CLK8N | K9 | O | |
| CLK9_P | K6 | O | LP-HCSL 差分时钟输出 9。如果未使用,则不连接。 |
| CLK9_N | K7 | O | |
| CLK10_P | K4 | O | LP-HCSL 差分时钟输出 10。如果未使用,则不连接。 |
| CLK10_N | K5 | O | |
| CLK11_P | H1 | O | LP-HCSL 差分时钟输出 11。如果未使用,则不连接。 |
| CLK11_N | J1 | O | |
| POWER | |||
| VDDA | F2 | P | 模拟电源。建议进行额外的电源滤波。有关详细信息,请参阅 节 10.3。 |
| VDDCLK | B5、C9、H2、H9、J3 | P | 输出电源 |
| GND | D4、D5、D6、D7、E4、E5、E6、E7、F4、F5、F6、F7,G4、G5、G6、G7 | G | 器件接地引脚。 |
| 逻辑控制/状态 | |||
| ^OE0# | B3 | I | 控制 CLK0 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^OE1# | B4 | I | 控制 CLK1 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^/vOE2#/SBI_OUT | B7 | I 或 O | 控制 CLK2 或 SBI 数据输出引脚的低电平有效输入。内部上拉电阻。SBI_EN 引脚控制该引脚的功能。 OE 模式,启用内部上拉电阻:0 = 有效输出,1 = 无效输出。 SBI 模式:SBI 移位寄存器数据输出。 |
| ^OE3# | B8 | I | 控制 CLK3 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^/vOE4#/SBI_CLK | A10 | I |
控制 CLK4 或 SBI 时钟输入引脚的低电平有效输入。SBI_EN 引脚控制该引脚的功能。 OE 模式,启用内部上拉电阻:0 = 有效输出,1 = 无效输出。 边带模式,启用内部下拉电阻:SBI 时钟输入。 |
| ^OE5# | E9 | I | 控制 CLK5 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^OE6# | G9 | I | 控制 CLK6 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^/vOE7#/SBI_IN | K10 | I |
控制 CLK7 或 SBI 数据输入引脚的低电平有效输入。SBI_EN 引脚控制该引脚的功能。 OE 模式,启用内部上拉电阻:0 = 有效输出,1 = 无效输出。 边带模式,启用内部下拉电阻:SBI 数据输入。 |
| ^OE8# | J8 | I | 控制 CLK8 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^OE9# | J6 | I | 控制 CLK9 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^OE10#/SHFT_LD# | J4 | I |
控制 CLK10 或 SBI 低电平有效移位寄存器负载引脚的低电平有效输入。SBI_EN 引脚控制该引脚的功能。OE 模式,启用内部上拉电阻:0 = 有效输出,1 = 无效输出。 边带模式,启用内部下拉电阻:SBI 锁存寄存器输入。 |
| ^OE11# | G1 | I | 控制 CLK11 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^PWRGD/PWRDN# | K2 | I | 电源正常/断电低电平有效。多功能输入引脚。内部上拉电阻。 在第一次从低电平转换到高电平时,用作电源正常引脚以启动器件 在随后的低电平/高电平转换中,用作断电低电平有效引脚,控制器件进入或退出断电模式。 低电平 = 断电模式 高电平 = 正常运行模式 |
| vSBI_EN | K1 | I | SBI 使能。内部下拉电阻。上电后请勿更改该引脚的状态。 上电时为低电平 = 禁用 SBI 接口。引脚 L8、L10 和 E11 用作 OE 引脚。上电时为高电平 = 启用 SBI 接口。 引脚 L8、L10 和 E11 用作 SBI 接口引脚。SMBus 和其他 OE 引脚保持正常工作。 |
| ^vSADR1_tri | B1 | I | SMBus 地址 3 电平输入引脚。内部上拉和下拉电阻。 |
| ^vSADR0_tri | C1 | I | SMBus 地址 3 电平输入引脚。内部上拉和下拉电阻。 |
| ^SLEWRATE_SEL | C2 | I | LP-HCSL 差分时钟输出压摆率选择引脚。内部上拉电阻。 低电平 = 慢速压摆率。 高电平 = 快速压摆率。 |
| LOS# | A1 | O | 输入时钟信号丢失低电平有效。开漏。需要外部上拉电阻。 低电平 = 输入时钟无效。 高电平 = 输入时钟有效。 |
| SMB_DATA | D2 | I/O | SMBus 数据。需要外部上拉电阻。如果未使用,则不连接。 |
| SMB_CLK | D1 | I | SMBus 时钟。需要外部上拉电阻。如果未使用,则不连接。 |
| NC | B2、B6、B9、D9、E2、F9、G2、J2、J5、J7、J9、K3 | NC | 无连接。 |
| 图例 | ||
|---|---|---|
| 时钟输入 | 时钟输出 | POWER |
| GND | 逻辑控制/状态 | 无连接 |
| 引脚 | 类型(1) | 说明 | |
|---|---|---|---|
| 名称(2)(3) | 编号 | ||
| 时钟输入 | |||
| CLKIN_P | 8 | I | 差分时钟输入。 |
| CLKIN_N | 9 | I | |
| 时钟输出 | |||
| CLK0_P | 15 | O | LP-HCSL 差分时钟输出 0。如果未使用,则不连接。 |
| CLK0_N | 16 | O | |
| CLK1_P | 17 | O | LP-HCSL 差分时钟输出 1。如果未使用,则不连接。 |
| CLK1_N | 18 | O | |
| CLK2_P | 22 | O | LP-HCSL 差分时钟输出 2。如果未使用,则不连接。 |
| CLK2_N | 23 | O | |
| CLK3_P | 24 | O | LP-HCSL 差分时钟输出 3。如果未使用,则不连接。 |
| CLK3_N | 25 | O | |
| CLK4_P | 28 | O | LP-HCSL 差分时钟输出 4。如果未使用,则不连接。 |
| CLK4_N | 29 | O | |
| CLK5_P | 31 | O | LP-HCSL 差分时钟输出 5。如果未使用,则不连接。 |
| CLK5_N | 32 | O | |
| CLK6_P | 35 | O | LP-HCSL 差分时钟输出 6。如果未使用,则不连接。 |
| CLK6_N | 36 | O | |
| CLK7_P | 38 | O | LP-HCSL 差分时钟输出 7。如果未使用,则不连接。 |
| CLK7_N | 39 | O | |
| POWER | |||
| VDDA | 7 | P | 模拟电源。建议进行额外的电源滤波。有关详细信息,请参阅 节 10.3。 |
| VDDCLK | 10、13、20、26、37、 | P | 输出电源 |
| 散热焊盘 (GND) | Pad | G | 器件接地,散热焊盘。 |
| 逻辑控制/状态 | |||
| vOE0#/SHFT_LD# | 14 | I | 控制 CLK0 或 SBI 低电平有效移位寄存器负载引脚的低电平有效输入。SBI_EN 引脚控制该引脚的功能。内部下拉电阻。OE 模式:0 = 有效输出,1 = 无效输出。 边带模式:SBI 锁存寄存器输入。 |
| vOE1#/SBI_IN | 19 | I | 控制 CLK1 或 SBI 数据输入引脚的低电平有效输入。SBI_EN 引脚控制该引脚的功能。内部下拉电阻。OE 模式:0 = 有效输出,1 = 无效输出。 边带模式:SBI 数据输入。 |
| vOE2# | 21 | I | 控制 CLK2 的低电平有效输入。内部下拉电阻。 0 = 输出有效,1 = 输出无效 |
| vOE3# | 27 | I | 控制 CLK3 的低电平有效输入。内部下拉电阻。 0 = 输出有效,1 = 输出无效 |
| vOE4#/SBI_CLK | 30 | I | 控制 CLK4 或 SBI 时钟输入引脚的低电平有效输入。SBI_EN 引脚控制该引脚的功能。内部下拉电阻。OE 模式:0 = 有效输出,1 = 无效输出。 边带模式:SBI 时钟输入。 |
| vOE5# | 33 | I | 控制 CLK5 的低电平有效输入。内部下拉电阻。 0 = 输出有效,1 = 输出无效 |
| vOE10#/SBI_OUT | 34 | I 或 O | 控制 CLK6 或 SBI 数据输出引脚的低电平有效输入。内部下拉电阻。SBI_EN 引脚控制该引脚的功能。 OE 模式:0 = 有效输出,1 = 无效输出。 SBI 模式:SBI 移位寄存器数据输出。 |
| vOE7# | 40 | I | 控制 CLK7 的低电平有效输入。内部下拉电阻。 0 = 输出有效,1 = 输出无效 |
| vPWRGD/PWRDN# | 12 | I | 电源正常/断电低电平有效。多功能输入引脚。内部下拉电阻。 在第一次从低电平转换到高电平时,用作电源正常引脚以启动器件 在随后的低电平/高电平转换中,用作断电低电平有效引脚,控制器件进入或退出断电模式。 低电平 = 断电模式 高电平 = 正常运行模式 |
| vSBI_EN | 11 | I | SBI 使能。内部下拉电阻。上电后请勿更改该引脚的状态。 上电时为低电平 = 禁用 SBI 接口。引脚 20、32、48 和 55 用作 OE 引脚。 上电时为高电平 = 启用 SBI 接口。引脚 20、32、48 和 55 用作 SBI 接口引脚。SMBus 和其他 OE 引脚保持正常工作。 |
| ^vSADR1_tri | 3 | I | SMBus 地址 3 电平输入引脚。内部上拉和下拉电阻。 |
| ^vSADR0_tri | 4 | I | SMBus 地址 3 电平输入引脚。内部上拉和下拉电阻。 |
| ^SLEWRATE_SEL | 2 | I | LP-HCSL 差分时钟输出压摆率选择引脚。内部上拉电阻。 低电平 = 慢速压摆率。 高电平 = 快速压摆率。 |
| LOS# | 1 | O | 输入时钟信号丢失低电平有效/无连接。开漏。需要外部上拉电阻。 低电平 = 输入时钟无效。 高电平 = 输入时钟有效。 |
| SMB_DATA | 5 | I/O | SMBus 数据。需要外部上拉电阻。如果未使用,则不连接。 |
| SMB_CLK | 6 | I | SMBus 时钟。需要外部上拉电阻。如果未使用,则不连接。 |
| 图例 | ||
|---|---|---|
| 时钟输入 | 时钟输出 | POWER |
| GND | 逻辑控制/状态 | 无连接 |
| 引脚 | 类型(1) | 说明 | |
|---|---|---|---|
| 名称(2)(3) | 编号 | ||
| 时钟输入 | |||
| CLKIN_P | 6 | I | 差分时钟输入。 |
| CLKIN_N | 7 | I | |
| 时钟输出 | |||
| CLK0_P | 12 | O | LP-HCSL 差分时钟输出 0。如果未使用,则不连接。 |
| CLK0_N | 13 | O | |
| CLK1_P | 16 | O | LP-HCSL 差分时钟输出 1。如果未使用,则不连接。 |
| CLK1_N | 17 | O | |
| CLK2_P | 19 | O | LP-HCSL 差分时钟输出 2。如果未使用,则不连接。 |
| CLK2_N | 20 | O | |
| CLK3_P | 23 | O | LP-HCSL 差分时钟输出 3。如果未使用,则不连接。 |
| CLK3_N | 24 | O | |
| POWER | |||
| VDDA | 5 | P | 模拟电源。建议进行额外的电源滤波。有关详细信息,请参阅 节 10.3。 |
| VDDCLK | 10、15、18、25 | P | 输出电源 |
| 散热焊盘 (GND) | Pad | G | 器件接地,散热焊盘。 |
| 逻辑控制/状态 | |||
| vOE0#/SHFT_LD# | 11 | I | 控制 CLK0 或 SBI 低电平有效移位寄存器负载引脚的低电平有效输入。SBI_EN 引脚控制该引脚的功能。内部下拉电阻。OE 模式:0 = 有效输出,1 = 无效输出。 边带模式:SBI 锁存寄存器输入。 |
| vOE1#/SBI_IN | 14 | I | 控制 CLK1 或 SBI 数据输入引脚的低电平有效输入。SBI_EN 引脚控制该引脚的功能。内部下拉电阻。OE 模式:0 = 有效输出,1 = 无效输出。 边带模式:SBI 数据输入。 |
| vOE2#/SBI_CLK | 21 | I | 控制 CLK2 或 SBI 时钟输入引脚的低电平有效输入。SBI_EN 引脚控制该引脚的功能。内部下拉电阻。OE 模式:0 = 有效输出,1 = 无效输出。 边带模式:SBI 时钟输入。 |
| vOE3#/SBI_OUT | 22 | I 或 O | 控制 CLK3 或 SBI 数据输出引脚的低电平有效输入。内部下拉电阻。SBI_EN 引脚控制该引脚的功能。 OE 模式:0 = 有效输出,1 = 无效输出。 SBI 模式:SBI 移位寄存器数据输出。 |
| vPWRGD/PWRDN# | 9 | I | 电源正常/断电低电平有效。多功能输入引脚。内部下拉电阻。 在第一次从低电平转换到高电平时,用作电源正常引脚以启动器件 在随后的低电平/高电平转换中,用作断电低电平有效引脚,控制器件进入或退出断电模式。 低电平 = 断电模式 高电平 = 正常运行模式 |
| vSBI_EN | 8 | I | SBI 使能。内部下拉电阻。上电后请勿更改该引脚的状态。 上电时为低电平 = 禁用 SBI 接口。引脚 20、32、48 和 55 用作 OE 引脚。 上电时为高电平 = 启用 SBI 接口。引脚 20、32、48 和 55 用作 SBI 接口引脚。SMBus 和其他 OE 引脚保持正常工作。 |
| ^vSADR1_tri | 1 | I | SMBus 地址 3 电平输入引脚。内部上拉和下拉电阻。 |
| ^vSADR0_tri | 2 | I | SMBus 地址 3 电平输入引脚。内部上拉和下拉电阻。 |
| ^SLEWRATE_SEL | 27 | I | LP-HCSL 差分时钟输出压摆率选择引脚。内部上拉电阻。 低电平 = 慢速压摆率。 高电平 = 快速压摆率。 |
| LOS# | 28 | O | 输入时钟信号丢失低电平有效/无连接。开漏。需要外部上拉电阻。 低电平 = 输入时钟无效。 高电平 = 输入时钟有效。 |
| SMB_DATA | 3 | I/O | SMBus 数据。需要外部上拉电阻。如果未使用,则不连接。 |
| SMB_CLK | 4 | I | SMBus 时钟。需要外部上拉电阻。如果未使用,则不连接。 |
| NC | 26 | NC | 无连接。 |
| 图例 | ||
|---|---|---|
| 时钟输入 | 时钟输出 | POWER |
| GND | 逻辑控制/状态 | 无连接 |
| 引脚 | 类型(1) | 说明 | |
|---|---|---|---|
| 名称(2)(3) | 编号 | ||
| 时钟输入 | |||
| CLKIN_P | 1 | I | 差分时钟输入。 |
| CLKIN_N | 2 | I | |
| 时钟输出 | |||
| CLK1_P | 16 | O | LP-HCSL 差分时钟输出 1。如果未使用,则不连接。 |
| CLK1_N | 17 | O | |
| CLK2_P | 9 | O | LP-HCSL 差分时钟输出 2。如果未使用,则不连接。 |
| CLK2_N | 10 | O | |
| POWER | |||
| VDDA | 6 | P | 模拟电源。建议进行额外的电源滤波。有关详细信息,请参阅 节 10.3。 |
| VDDCLK | 3、8、14、18、19 | P | 输出电源 |
| GND | 7、20 | G | 器件接地,散热焊盘。 |
| 散热焊盘 (GND) | Pad | G | 器件接地,散热焊盘。 |
| 逻辑控制/状态 | |||
| ^OE1# | 15 | I | 控制 CLK1 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| ^OE2# | 12 | I | 控制 CLK2 的低电平有效输入。内部上拉电阻。 0 = 输出有效,1 = 输出无效 |
| LOS# | 13 | O | 输入时钟信号丢失低电平有效/无连接。开漏。需要外部上拉电阻。 低电平 = 输入时钟无效。 高电平 = 输入时钟有效。 |
| vZOUT_SEL | 11 | I | LP-HCSL 差分时钟输出阻抗选择。内部下拉电阻。 低电平 = 85Ω。 高电平 = 100Ω。 |
| NC | 4、5 | NC | 无连接。 |