ZHCSJ45E December   2018  – August 2023 LM5155 , LM51551

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 修订历史记录
  6. 说明(续)
  7. 器件比较表
  8. 引脚配置和功能
  9. 规格
    1. 8.1 绝对最大额定值
    2. 8.2 ESD 等级
    3. 8.3 建议运行条件
    4. 8.4 热性能信息
    5. 8.5 电气特性
    6. 8.6 典型特性
  10. 详细说明
    1. 9.1 概述
    2. 9.2 功能方框图
    3. 9.3 特性说明
      1. 9.3.1  线路欠压锁定(UVLO/SYNC 引脚)
      2. 9.3.2  高压 VCC 稳压器(BIAS、VCC 引脚)
      3. 9.3.3  软启动(SS 引脚)
      4. 9.3.4  开关频率(RT 引脚)
      5. 9.3.5  时钟同步(UVLO/SYNC 引脚)
      6. 9.3.6  电流检测和斜率补偿(CS 引脚)
      7. 9.3.7  电流限制和最短导通时间(CS 引脚)
      8. 9.3.8  反馈和误差放大器(FB、COMP 引脚)
      9. 9.3.9  电源正常状态指示器(PGOOD 引脚)
      10. 9.3.10 断续模式过载保护(仅限 LM51551)
      11. 9.3.11 最大占空比限制和最小输入电源电压
      12. 9.3.12 MOSFET 驱动器(GATE 引脚)
      13. 9.3.13 过压保护 (OVP)
      14. 9.3.14 热关断 (TSD)
    4. 9.4 器件功能模式
      1. 9.4.1 关断模式
      2. 9.4.2 待机模式
      3. 9.4.3 运行模式
  11. 10应用和实施
    1. 10.1 应用信息
    2. 10.2 典型应用
      1. 10.2.1 设计要求
      2. 10.2.2 详细设计过程
        1. 10.2.2.1 使用 WEBENCH® 工具创建定制设计方案
        2. 10.2.2.2 推荐组件
        3. 10.2.2.3 电感器选型 (LM)
        4. 10.2.2.4 输出电容器 (COUT)
        5. 10.2.2.5 输入电容器
        6. 10.2.2.6 MOSFET 选型
        7. 10.2.2.7 二极管选型
        8. 10.2.2.8 效率估算
      3. 10.2.3 应用曲线
    3. 10.3 系统示例
    4. 10.4 电源相关建议
    5. 10.5 布局
      1. 10.5.1 布局指南
      2. 10.5.2 布局示例
  12. 11器件和文档支持
    1. 11.1 器件支持
      1. 11.1.1 第三方产品免责声明
      2. 11.1.2 开发支持
        1. 11.1.2.1 使用 WEBENCH® 工具创建定制设计方案
    2. 11.2 文档支持
      1. 11.2.1 相关文档
    3. 11.3 接收文档更新通知
    4. 11.4 支持资源
    5. 11.5 商标
    6. 11.6 静电放电警告
    7. 11.7 术语表
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

线路欠压锁定(UVLO/SYNC 引脚)

器件具有双电平 UVLO 电路。上电期间,如果 BIAS 引脚电压大于 2.7V,且 UVLO 引脚电压介于使能阈值 (VEN) 和 UVLO 阈值 (VUVLO) 之间的时间超过 1.5μs(请参阅节 9.3.5 了解更多详细信息),则器件启动且内部配置生效。该器件在进入待机模式之前通常需要 65μs 的内部启动延迟。在待机模式下,VCC 稳压器和 RT 稳压器可以运行,SS 引脚接地,GATE 输出端没有开关。

GUID-FE4211EE-B1E3-4E03-A86F-1783362B8DCA-low.gif图 9-1 线路 UVLO 和使能

当 UVLO 引脚电压高于 UVLO 阈值时,器件进入运行模式。在运行模式下,如果 VCC 电压大于 4.5V 或如果 VCC 电压超过 2.85V VCC UV 阈值 (VVCC-UVLO) 之后 50μs(以先发生者为准),则软启动序列会启动。UVLO 迟滞通过一个内部 50mV 电压迟滞和一个额外的 5μA 电流源(可开启或关闭)实现。当 UVLO 引脚电压超过 UVLO 阈值时,将启用电流源,以快速升高 UVLO 引脚电压。当 UVLO 引脚电压降至 UVLO 阈值以下时,将禁用电流源,导致 UVLO 引脚电压快速下降。当 UVLO 引脚电压低于使能阈值 (VEN) 时,器件会在 35µs(典型值)延迟后进入关断模式,并禁用所有功能。

GUID-B8329223-C0FF-48B1-A52B-46A1DFFD7216-low.gif图 9-2 升压启动波形情况 1:通过 2.85V VCC UVLO 启动,启动后进行 UVLO 切换
GUID-DE88A793-A5E8-44DA-92F3-3C18A3BE51E0-low.gif图 9-3 升压启动波形情况 2:当 VCC > 4.5V 时启动,启动后进行 EN 切换

外部 UVLO 电阻分压器的设计必须确保当输入电压处于所需工作范围内时,UVLO 引脚上的电压大于 1.5V(典型值)。RUVLOT 和 RUVLOB 的值可按方程式 1方程式 2 所示进行计算。

方程式 1. GUID-1A8B133E-F74B-418D-8732-4698E14DDBA4-low.gif

其中

  • VSUPPLY(ON) 是所需的转换器启动电压。
  • VSUPPLY(OFF) 是所需的转换器关断电压。
方程式 2. GUID-8BA5B2F1-FAA0-4409-A281-B8F54962801A-low.gif

需要使用一个 UVLO 电容器 (CUVLO),以防在启动期间或在低输入电压下发生严重负载瞬态期间,输入电压瞬间降至 VSUPPLY(OFF) 以下。如果所需的 UVLO 电容器较大,则可以使用额外的串联 UVLO 电阻 (RUVLOS),以便在 5μs 迟滞电流开启时快速升高 UVLO 引脚的电压。

GUID-FCC4D8B6-4973-41B8-968E-A9908CED5BDF-low.gif图 9-4 采用三个 UVLO 电阻时的线路 UVLO

请勿将 UVLO 引脚悬空。不使用时连接到 BIAS 引脚。