ZHCSLL4A December   2021  – December 2025 DP83TC814R-Q1 , DP83TC814S-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 时序图
    8. 6.8 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 诊断工具套件
        1. 7.3.1.1 信号质量指示器
        2. 7.3.1.2 静电放电检测
        3. 7.3.1.3 时域反射法
        4. 7.3.1.4 电压感测
        5. 7.3.1.5 BIST 和环回模式
          1. 7.3.1.5.1 数据生成器和校验器
          2. 7.3.1.5.2 xMII 环回
          3. 7.3.1.5.3 PCS 环回
          4. 7.3.1.5.4 数字环回
          5. 7.3.1.5.5 模拟环回
          6. 7.3.1.5.6 反向环回
      2. 7.3.2 合规性测试模式
        1. 7.3.2.1 测试模式 1
        2. 7.3.2.2 测试模式 2
        3. 7.3.2.3 测试模式 4
        4. 7.3.2.4 测试模式 5
    4. 7.4 器件功能模式
      1. 7.4.1 断电
      2. 7.4.2 复位
      3. 7.4.3 待机
      4. 7.4.4 正常
      5. 7.4.5 媒体相关接口
        1. 7.4.5.1 100BASE-T1 主模式和 100BASE-T1 从模式配置
        2. 7.4.5.2 自动极性检测和校正
        3. 7.4.5.3 Jabber 检测
        4. 7.4.5.4 交错检测
      6. 7.4.6 MAC 接口
        1. 7.4.6.1 媒体独立接口
        2. 7.4.6.2 简化媒体独立接口
        3. 7.4.6.3 简化千兆位媒体独立接口
        4. 7.4.6.4 串行千兆位媒体独立接口
      7. 7.4.7 串行管理接口
        1. 7.4.7.1 直接寄存器访问
        2. 7.4.7.2 扩展寄存器空间访问
        3. 7.4.7.3 写入操作(无后增量)
        4. 7.4.7.4 读取操作(无后增量)
        5. 7.4.7.5 写入操作(有后增量)
        6. 7.4.7.6 读取操作(有后增量)
    5. 7.5 编程
      1. 7.5.1 搭接配置
      2. 7.5.2 LED 配置
      3. 7.5.3 PHY 地址配置
  9. 寄存器映射
    1. 8.1 寄存器访问汇总
    2. 8.2 DP83TC814 寄存器
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
        1. 9.2.1.1 物理媒体连接
          1. 9.2.1.1.1 共模扼流圈建议
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
        1. 9.4.1.1 信号布线
        2. 9.4.1.2 返回路径
        3. 9.4.1.3 金属浇注
        4. 9.4.1.4 PCB 层堆叠
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 接收文档更新通知
    2. 10.2 支持资源
    3. 10.3 商标
    4. 10.4 静电放电警告
    5. 10.5 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)

扩展寄存器空间访问

DP83TC814S-Q1 的 SMI 功能支持利用寄存器 REGCR (0x0D) 与 ADDAR (0x0E) 以及 IEEE 802.3ah 草案第 22 条定义的 MDIO 可管理器件 (MMD) 间接方法,对扩展寄存器组进行读写访问,从而访问第 45 条定义的扩展寄存器组。

注:

地址高于0x001F 的寄存器需要间接访问。对于间接访问,必须遵循寄存器写入序列。MMD 值定义了寄存器组的器件地址 (DEVAD)。对于间接访问,必须在寄存器 0x000D (REGCR) 位[4:0]中配置 DEVAD

DP83TC814S-Q1 支持 3 个 MMD 器件地址:

  1. MMD1F(供应商特定寄存器):DEVAD [4:0]=‘11111’
  2. MMD1(IEEE 802.3az 定义的寄存器):DEVAD [4:0]=‘00001’
  3. MMD3(IEEE 802.3az 定义的寄存器):DEVAD [4:0]=‘00011’

表 7-17 MMD 寄存器空间划分
MMD 寄存器空间寄存器地址设置
MMD1F0x000 - 0x0EFD
MMD10x1000 - 0x1FFF
MMD30x3000 - 0x3001

以下小节介绍了如何使用寄存器 REGCR 和 ADDAR 对扩展寄存器组执行操作。这些描述使用器件地址进行 MMD1F 寄存器访问 (DEVAD[4:0] = 11111)。