ZHCSYN9
July 2025
DLP473TE
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
引脚配置和功能
5
规格
5.1
绝对最大额定值
5.2
存储条件
5.3
ESD 等级
5.4
建议运行条件
11
12
5.5
热性能信息
5.6
电气特性
5.7
开关特性
5.8
时序要求
17
5.9
系统安装接口负载
5.10
微镜阵列物理特性
5.11
微镜阵列光学特性
5.12
窗口特性
5.13
芯片组元件使用规格
6
详细说明
6.1
概述
6.2
功能方框图
6.3
特性说明
6.3.1
电源接口
6.3.2
时序
6.4
器件功能模式
6.5
光学接口和系统图像质量注意事项
6.5.1
数字光圈和杂散光控制
6.5.2
光瞳匹配
6.5.3
照明溢出
6.6
微镜阵列温度计算
6.7
微镜功率密度计算
6.8
窗口孔隙照明溢出计算
6.9
微镜着陆打开/着陆关闭占空比
6.9.1
微镜着陆开/着陆关占空比的定义
6.9.2
DMD 的着陆占空比和使用寿命
6.9.3
着陆占空比和运行 DMD 温度
6.9.4
估算产品或应用的长期平均着陆占空比
7
应用和实施
7.1
应用信息
7.2
典型应用
7.2.1
设计要求
7.2.2
详细设计过程
7.2.3
应用曲线
7.3
温度传感器二极管
8
电源相关建议
8.1
DMD 电源上电过程
8.2
DMD 电源断电过程
9
器件和文档支持
9.1
第三方产品免责声明
9.2
器件支持
9.2.1
器件命名规则
9.2.2
器件标识
9.3
文档支持
9.3.1
相关文档
9.4
接收文档更新通知
9.5
支持资源
9.6
商标
9.7
静电放电警告
9.8
术语表
10
修订历史记录
11
机械、封装和可订购信息
封装选项
机械数据 (封装 | 引脚)
FXL|173
MCPG039A
散热焊盘机械数据 (封装 | 引脚)
订购信息
zhcsyn9_oa
zhcsyn9_pm
8.2
DMD 电源断电过程
在断电期间,必须提供 V
DD
和 V
DDI
,直到 V
BIAS
、V
RESET
和 V
OFFSET
放电至指定的接地限制范围内。请参阅
DMD 电源要求
。
在断电期间,严格要求 V
BIAS
和 V
OFFSET
之间的电压差值必须处于
建议运行条件
中所示的指定限值范围内。
在断电期间,针对 V
RESET
相对于 V
BIAS
的时序没有要求。
断电期间的电源转换率非常灵活,前提是瞬态电压电平符合
绝对最大额定值
、
建议运行条件
和
DMD 电源要求
中指定的要求。
在断电期间,LVCMOS 输入引脚电压必须小于
建议运行条件
中指定的值。
A.
请参阅
引脚功能表
的
引脚配置和功能
部分。
B.
为了防止电流过大,电源电压差值 |V
OFFSET
– V
BIAS
| 必须小于
建议运行条件
中指定的限值。
C.
为了防止电流过大,电源电压差值 |V
BIAS
– V
RESET
| 必须小于
建议运行条件
中指定的限值。
D.
根据
DMD 电源要求
中的 Delay1 规格,V
BIAS
应在 V
OFFSET
上电后上电。
E.
DLP 控制器软件启动全局 V
BIAS
命令。
F.
DMD 微镜停放序列完成后,DLP 控制器软件启动硬件断电,从而激活 DMD_EN_ARSTZ 并禁用 V
BIAS
、V
RESET
和 V
OFFSET
。
G.
在断电情况下,DLP 控制器硬件执行紧急 DMD 微镜停放程序,DMD_EN_ARSTZ 变为低电平。
H.
根据
DMD 电源要求
中的 Delay2 规格,V
DD
必须保持高电平,直到 V
OFFSET
、V
BIAS
和 V
RESET
变为低电平。
I.
为了防止电流过大,电源电压差值 |V
DDI
– V
DD
| 必须小于
建议运行条件
中指定的限值。
图 8-1
DMD 电源要求
表 8-2 DMD 电源要求
参数
说明
最小值
标称值
最大值
单位
Delay1
(1)
从 V
OFFSET
稳定至建议工作电压到 V
BIAS
和 V
RESET
上电的延迟。
1
2
ms
Delay2
(1)
V
OFFSET
、V
BIAS
和 V
RESET
上电后 V
DD
必须保持高电平的延迟。
50
μs
(1)
请参阅
DMD 电源要求
。