ZHCSRW1E February 2023 – November 2025 AM69 , AM69A
PRODUCTION DATA
如需进一步详细了解器件显示子系统 - 视频输出端口的特性和其他说明信息,请参阅信号说明和详细说明 中的相应小节。
表 6-34 表示 DPI 时序条件。
| 参数 | 最小值 | 最大值 | 单位 | |
|---|---|---|---|---|
| 输入条件 | ||||
| SRI | 输入压摆率 | 1.44 | 26.4 | V/ns |
| 输出条件 | ||||
| CL | 输出负载电容 | 1.5 | 5 | pF |
| PCB 连接要求 | ||||
| td(Trace Mismatch Delay) | 所有引线之间的传播延迟不匹配 | 100 | ps | |
表 6-35、表 6-36、图 6-44 和图 6-45 假设在建议运行条件和电气特性条件下进行测试。
| 编号(2) | 参数 | 最小值 | 最大值 | 单位 | |
|---|---|---|---|---|---|
| D1 | tc(pclk) | 周期时间,VOUT(x)_PCLK | 6.06 | ns | |
| D2 | tw(pclkL) | 脉冲持续时间,VOUT(x)_PCLK 低电平 | 0.475×P(1) | ns | |
| D3 | tw(pclkH) | 脉冲持续时间,VOUT(x)_PCLK 高电平 | 0.475×P(1) | ns | |
| D4 | td(pclkV-dataV) | 延迟时间,VOUT(x)_PCLK 转换到 VOUT(x)_DATA[23:0] 转换 | -0.68 | 1.78 | ns |
| D5 | td(pclkV-ctrlL) | 延迟时间,VOUT(x)_PCLK 转换到控制信号 VOUT(x)_VSYNC、VOUT(x)_HSYNC、VOUT(x)_DE 下降沿 | -0.68 | 1.78 | ns |

| 编号(2) | 最小值 | 最大值 | 单位 | ||
|---|---|---|---|---|---|
| D6 | tc(extpclkin) | 周期时间,VOUT(x)_EXTPCLKIN | 6.06 | ns | |
| D7 | tw(extpclkinL) | 脉冲持续时间,VOUT(x)_EXTPCLKIN 低电平 | 0.45×P(1) | ns | |
| D8 | tw(extpclkinH) | 脉冲持续时间,VOUT(x)_EXTPCLKIN 高电平 | 0.45×P(1) | ns | |
图 6-45 DPI 外部像素时钟输入有关更多信息,请参阅器件 TRM 的外设 一章中的显示子系统 (DSS) 和外设 一节。