ZHCSRW1E February 2023 – November 2025 AM69 , AM69A
PRODUCTION DATA
本节介绍了具有特定连接要求的封装焊球和未使用封装焊球的连接要求。
需要补充说明的是,“保持未连接状态”或“无连接”(NC) 表示这些器件焊球编号不能连接任何信号布线。
表 5-121 按焊球名称和焊球编号显示了特定信号的连接要求。
| 焊球 编号 |
焊球名称 | 连接要求 |
|---|---|---|
| P38 | OSC1_XI | 这些焊球每一个均必须通过单独的外部拉电阻器连接到 VSS,以确保这些焊球会保持为有效的逻辑低电平(如果未使用)。 |
| T38 | WKUP_OSC0_XI | |
| G37 | TRSTN | |
| U1 | DDR0_DQS0P | |
| AA1 | DDR0_DQS1P | |
| AF1 | DDR0_DQS2P | |
| AJ1 | DDR0_DQS3P | |
| A16 | DDR1_DQS0P | |
| A13 | DDR1_DQS1P | |
| A8 | DDR1_DQS2P | |
| A3 | DDR1_DQS3P | |
| T1 | DDR2_DQS0P | |
| N1 | DDR2_DQS1P | |
| H1 | DDR2_DQS2P | |
| E1 | DDR2_DQS3P | |
| A18 | DDR3_DQS0P | |
| A21 | DDR3_DQS1P | |
| A26 | DDR3_DQS2P | |
| A29 | DDR3_DQS3P | |
| AC8 | DDR0_RET | |
| G8 | DDR1_RET | |
| L8 | DDR2_RET | |
| G27 | DDR3_RET | |
| K28 | VMON1_ER_VSYS | |
| N27 | VMON2_IR_VCPU | |
| J30 | VMON3_IR_VEXT1P8 | |
| P28 | VMON4_IR_VEXT1P8 | |
| R29 | VMON5_IR_VEXT3P3 | |
| P36 | MCU_ADC0_AIN0 | 这些焊球每一个均可以通过单独的外部拉电阻器连接到 VSS,或者可以直接连接到 VSS,以确保这些焊球会保持为有效的逻辑低电平(如果未使用)。 |
| V36 | MCU_ADC0_AIN1 | |
| T34 | MCU_ADC0_AIN2 | |
| T36 | MCU_ADC0_AIN3 | |
| P34 | MCU_ADC0_AIN4 | |
| R37 | MCU_ADC0_AIN5 | |
| R33 | MCU_ADC0_AIN6 | |
| V38 | MCU_ADC0_AIN7 | |
| Y38 | MCU_ADC1_AIN0 | |
| Y34 | MCU_ADC1_AIN1 | |
| V34 | MCU_ADC1_AIN2 | |
| W37 | MCU_ADC1_AIN3 | |
| AA37 | MCU_ADC1_AIN4 | |
| W33 | MCU_ADC1_AIN5 | |
| U33 | MCU_ADC1_AIN6 | |
| Y36 | MCU_ADC1_AIN7 | |
| AN11 | SERDES0_REXT | 这些焊球每一个均必须通过适合的外部拉电阻器连接到 VSS,以确保这些焊球会保持为有效的逻辑低电平(如果未使用)。有关每个信号的拉电阻器的适当阻值,请参阅信号说明脚注。 |
| AL9 | SERDES1_REXT | |
| AL20 | SERDES2_REXT | |
| AM19 | SERDES4_REXT | |
| AM28 | CSI0_RXRCALIB | |
| AL28 | CSI1_RXRCALIB | |
| AM31 | CSI2_RXRCALIB | |
| AE8 | DDR0_CAL0 | |
| G14 | DDR1_CAL0 | |
| U7 | DDR2_CAL0 | |
| F18 | DDR3_CAL0 | |
| AM24 | DSI0_TXRCALIB | |
| AL22 | DSI1_TXRCALIB | |
| AN18 | USB0_RCALIB | |
| G36 | MCU_RESETZ | 这些焊球每一个均必须通过单独的外部拉电阻器连接到相应的电源,以确保这些焊球保持为有效的逻辑高电平(如果未使用)。 |
| K32 | MCU_PORZ | |
| P33 | PORZ | |
| F34 | RESET_REQZ | |
| G35 | TCK | |
| AL36 | TMS | |
| G34 | MCU_I2C0_SDA | |
| M35 | MCU_I2C0_SCL | |
| N33 | WKUP_I2C0_SCL | |
| N35 | WKUP_I2C0_SDA | |
| AN36 | I2C0_SCL | |
| AP37 | I2C0_SDA | |
| AN35 | EXTINTN | |
| AL37 | TDI | |
| AL35 | TDO | |
| F35 | EMU0 | |
| H34 | EMU1 | |
| V1 | DDR0_DQS0N | |
| Y1 | DDR0_DQS1N | |
| AE1 | DDR0_DQS2N | |
| AH1 | DDR0_DQS3N | |
| A17 | DDR1_DQS0N | |
| A14 | DDR1_DQS1N | |
| A9 | DDR1_DQS2N | |
| A4 | DDR1_DQS3N | |
| R1 | DDR2_DQS0N | |
| M1 | DDR2_DQS1N | |
| G1 | DDR2_DQS2N | |
| D1 | DDR2_DQS3N | |
| A19 | DDR3_DQS0N | |
| A22 | DDR3_DQS1N | |
| A27 | DDR3_DQS2N | |
| A30 | DDR3_DQS3N | |
| R35 | MCU_ADC0_REFP | 如果未使用 MCU_ADCn 接口,则这些信号应连接到与 VDDA_ADCn 电源输入相同的电源。 |
| AA35 | MCU_ADC1_REFP | |
| U35 | MCU_ADC0_REFN | 如果未使用 MCU_ADCn 接口,则应将这些信号连接到 VSS。 |
| W35 | MCU_ADC1_REFN | |
| L29 | VPP_MCU | 如果未使用,这些焊球中的每一个都必须保持未连接状态。 |
| AA31 | VPP_CORE | |
| AJ7 | MMC0_CALPAD | |
| DDR0_* | 必须始终按递增顺序使用 DDRSS0、DDRSS1、DDRSS2 和 DDRSS3。例如,使用单个 LPDDR 元件时,该元件必须连接到 DDR0_* 接口。当使用两个 LPDDR 元件时,它们必须连接到 DDR0_* 和 DDR1_* 接口,依此类推。 | |
| DDR1_* | ||
| DDR2_* | ||
| DDR3_* |
表 5-122 显示了针对器件上的保留焊球编号的特定连接要求。
需要补充说明的是,“保持未连接状态”或“无连接”(NC) 表示这些器件焊球编号不能连接任何信号布线。
| 焊球编号 | 连接要求 |
|---|---|
| AF7/AK2/AK29/AK31/AL11/AL23/AL24/AL25/AL27/AL30/AM10/AM12/AM14/AM16/AM17/AM21/AM22/AM26/AM29/AM33/AM9/AN13/AN20/AN21/G17/G22/G30/H12/H14/H32/H33/J31/J33/K30/L30/N7/T7/Y7 | 保留。 这些焊球必须保持未连接状态。 |