ZHCSRW1E February 2023 – November 2025 AM69 , AM69A
PRODUCTION DATA
| 模式 | OSPI_PHY_CONFIGURATION_REG 位字段 | 延迟值 |
|---|---|---|
| 所有模式 | PHY_CONFIG_TX_DLL_DELAY_FLD | 0x0 |
| PHY_CONFIG_RX_DLL_DELAY_FLD | 0x0 |
| 编号 | 参数 | 说明 | 模式 | 最小值 | 最大值 | 单位 |
|---|---|---|---|---|---|---|
| O21 | tsu(D-LBCLK) | 建立时间,在有效 LBCLK 输入 (DQS) 边沿之前 D[i:0] 有效(1) | 1.8V,外部电路板环回 | 0.6 | ns | |
| 3.3V,外部电路板环回 | 0.9 | ns | ||||
| O22 | th(LBCLK-D) | 保持时间,在有效 LBCLK 输入 (DQS) 边沿之后 D[i:0] 有效(1) | 1.8V,外部电路板环回 | 1.7 | ns | |
| 3.3V,外部电路板环回 | 2 | ns |
图 6-106 OSPI 时序要求 - SDR,外部环回时钟