ZHCSO30A December 2023 – May 2024 ADC3910D025 , ADC3910D065 , ADC3910D125 , ADC3910S025 , ADC3910S065 , ADC3910S125
PRODUCTION DATA
| 引脚 | 类型 | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| 输入或基准 | |||
| INAP | 10 | I | 正模拟输入,通道 A |
| INAM | 11 | I | 负模拟输入,通道 A |
| INBP/NC | 14 | I | 正模拟输入,通道 B(单通道器件上为 NC) |
| INBM/NC | 15 | I | 负模拟输入,通道 B(单通道器件上为 NC) |
| VREF | 17 | I | 1.2V 外部电压基准输入。使用外部基准时,建议在 VREF 和 GND 引脚之间连接一个 10μF 和 0.1μF 陶瓷旁路电容器,并尽可能靠近引脚放置。否则,在使用内部基准时连接到 GND。 |
| VCM | 7 | O | 共模电压输出,用于为模拟输入提供直流偏置,1.25V |
| 时钟 | |||
| CLK | 8 | I | ADC 的采样时钟输入 |
| 配置 | |||
| RESET | 9 | I | 硬件复位。高电平有效。该引脚具有内部 60kΩ 下拉电阻器。 |
| SEN | 16 | I | 串行接口使能,低电平有效,内部 40kΩ 下拉电阻器。 |
| SCLK | 18 | I | 串行接口时钟输入,内部 40kΩ 下拉电阻器。 |
| SDIO | 19 | I/O | 串行接口数据输入和输出,内部 40kΩ 下拉电阻器。 |
| ALERT | 20 | O | 数字窗口比较器状态引脚或超范围警报。 |
| 数字接口 | |||
| D0 | 4 | O | CMOS 数字通道输出数据。 |
| D1 | 3 | O | |
| D2 | 2 | O | |
| D3 | 1 | O | |
| D4 | 32 | O | |
| D5 | 31 | O | |
| D6 | 26 | O | |
| D7 | 25 | O | |
| D8 | 24 | O | |
| D9 | 23 | O | |
| D10 | 22 | O | |
| D11 | 21 | O | |
| DCLK | 30 | O | 用于数据位时钟的 CMOS 输出。 |
| DCLK/FCLK | 29 | O | 默认为 CMOS 输出数据的反向数据位时钟。可通过 SPI 写入来选择帧时钟 |
| OEN/PD | 6 | I | 输出数据使能。该引脚低电平有效,默认下拉电阻为 60kΩ。可通过 SPI 配置为断电引脚。 |
| 电源 | |||
| AVDD | 12,13 | I | 模拟 1.8V 电源 |
| GND | PowerPAD™ | I | 模拟地,0V |
| IOVDD | 27 | I | 用于数字接口的 1.8V 至 3.3V 电源 |
| DGND | 28 | I | 地,0V,用于数字接口 |
其它 | |||
| NC | 17 | 不适用 | 无连接。接地 |