ZHCSPP4B June 2022 – February 2025 ADC12QJ1600-SP
PRODUCTION DATA
通过将器件编程为低功耗模式,可以在以牺牲性能为代价来降低器件功耗。该模式仅在 1GSPS 或更低速率下运行时可用,建议仅用于第一奈奎斯特区域。默认工作模式为高性能模式,该模式通过默认寄存器值启用。表 6-12 显示了在低功耗模式和高性能模式的最低功耗配置之间切换的寄存器写入值。仅当 CAL_EN 设置为 0 且 JESD_EN 设置为 0 时才应执行这些写入。
| 寄存器名称(地址) | 低功率模式值 | 高性能模式值(默认模式) |
|---|---|---|
| LOW_POWER1 (0x037) | 0x46 | 0x4B |
| LOW_POWER2 (0x29A) | 0x06 | 0x0F |
| LOW_POWER3 (0x29B) | 0x00 | 0x04 |
| LOW_POWER4 (0x29C) | 0x14 | 0x1B |
在后台校准和低功耗后台校准期间,ADC 内核之间转换时的干扰幅度受 LOW_POWER3 寄存器设置(地址= 0x29B)的影响。相比较大的干扰幅度,较低的功率可能会受到影响。低功耗模式下 ADC 内核之间转换时的 ADC 输出如 图 6-10 所示,功率耗散变化与 LOW_POWER3 设置间的关系如 图 6-11所示。设置 4 可将干扰降低到与高性能模式相同的幅度。
图 6-10 低功率模式下的后台校准内核转换
图 6-11 功率耗散变化与 LOW_POWER3 寄存器设置间的关系在低功耗后台校准模式下,可通过设置寄存器 LP_TRIG = 1 来控制 ADC 转换的时序。在 CALTRIG 焊球触发或 SPI 写入 CAL_SOFT_TRIG 寄存器(地址= 0x6C)后,将在 500 和 1000 个 ADC 采样时钟之间的 ADC 输出数据中发生 ADC 转换。
前台校准模式没有 ADC 内核转换且没有干扰。