ZHCSPP4B June 2022 – February 2025 ADC12QJ1600-SP
PRODUCTION DATA
器件时钟子系统的输入包括两个时钟输入(CLK± 和 SE_CLK)和一个同步信号 (SYSREF±)。通过将 PLL_EN 引脚设置为高电平,可以选择使用内部锁相环 (PLL) 和压控振荡器 (VCO) 从低频基准生成 ADC 采样时钟。采样时钟 PLL 被称为转换器 PLL (C-PLL)。C-PLL 基准可提供给 CLK± 差分输入或 SE_CLK 单端输入。通过将 PLLREF_SE 引脚设置为高电平来选择单端 C-PLL 基准输入。为了获得最佳性能,当 PLL_EN 和 PLLREF_SE 保持为低电平时,可以绕过内部 C-PLL,并直接向 CLK± 输入提供采样时钟。请注意,如果 C-PLL 被禁用,则不能使用 SE_CLK。当启用 PLL 时,可以通过 PLLREFO±LVDS 输出将 C-PLL 基准时钟发送至 FPGA 或 ASIC 或相邻器件。通过 CLKCFG[1:0] 引脚或通过 SPI 启用后,可以在 ORC 和 ORD 中输出 PLLREFO 的两个额外副本或分频副本。如果 CMOS 控制引脚(PLL_EN、CLKCFG0 和 CLKCFG1)设置适当且 PD 保持为低电平,则 PLLREFO 以及 ORC 和 ORD 时钟输出在器件上电时可用。将 PD 切换为高电平以给器件断电时,也会给时钟输出断电。
此外,串行器/解串器块包含一个称为 S-PLL 的 PLL,该 PLL 从 ADC 采样时钟生成串行器/解串器输出时钟。S-PLL 生成的时钟可进行分频,并从 TRIGOUT±LVDS 输出端输出,然后发送到 FPGA 或 ASIC 给串行器/解串器接收器计时。由所选的时钟输入(CLK±或 SE_CLK)捕获 SYSREF 信号。SYSREF 窗口化块用于测量和优化 SYSREF 信号相对于所选时钟输入的设置和保持时序。SYSREF 窗口化放宽了外部信号的时序要求。图 6-3 展示了时钟子系统。
图 6-3 时钟子系统PLL 启用时将 C-PLL 生成的时钟或 PLL 禁用时将提供给 CLK± 的时钟用作 ADC 内核的采样时钟,并且给数字处理和串行器 S-PLL 计时。无论启用还是禁用 PLL,均使用低噪声(低抖动)时钟输入,以保持 ADC 内的高信噪比 (SNR)。