ZHCUB83 July   2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S , TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1F2838x 和 F28P65x 的特性差异
    1. 1.1 F2838x 和 F28P65x 特性比较
  5. 2PCB 硬件更改
    1. 2.1 PCB 硬件针对 176 引脚 PTP 封装的变更
    2. 2.2 使用现有 176 引脚 F2838x PCB 设计
      1.      9
      2. 2.2.1 JTAG TRSTn 无连接
      3. 2.2.2 GPIO 输入缓冲器控制寄存器
      4. 2.2.3 176 引脚 GPIO 引脚/多路复用和 ADCD 注意事项
        1. 2.2.3.1 具有不同 GPIO 分配的 176 引脚 PTP 引脚
        2. 2.2.3.2 ADCD 通道迁移
    3. 2.3 176 引脚 PTP 新型 PCB 设计
    4. 2.4 将 337-BGA ZWT 应用于 256-BGA ZEJ 或 169-BGA NMR
  6. 3系统特性差异注意事项
    1. 3.1 F28P65x 的新特性
      1. 3.1.1  锁步比较模块 (LCM)
      2. 3.1.2  扩展的模拟通道
      3. 3.1.3  固件更新 (FWU)
      4. 3.1.4  灵活的 GPIO 和数字输入引脚
      5. 3.1.5  新的 ADC 特性
      6. 3.1.6  新的 EPWM 特性
      7. 3.1.7  新 CMPSS 特性
      8. 3.1.8  ADC 硬件冗余安全校验器
      9. 3.1.9  在 CPU 子系统之间灵活地共享存储器
      10. 3.1.10 增加了 CLA 上的 RAM 程序存储器
    2. 3.2 通信模块更改
    3. 3.3 控制模块更改”中重点介绍了这一新特性。
    4. 3.4 模拟模块差异
    5. 3.5 其他器件更改
      1. 3.5.1 Pie 通道映射
        1. 3.5.1.1 F2838x 与 F28P65x PIE 通道映射比较
      2. 3.5.2 Bootrom
      3. 3.5.3 CLB 和电机控制库
      4. 3.5.4 ERAD
      5. 3.5.5 AGPIO 滤波器
    6. 3.6 电源管理
      1. 3.6.1 VREGENZ
      2. 3.6.2 LDO/VREG
      3. 3.6.3 POR/BOR
      4. 3.6.4 功耗
    7. 3.7 内存模块更改
    8. 3.8 GPIO 多路复用更改
      1. 3.8.1 F2838x 与 F28P65x GPIO 多路复用器比较
    9. 3.9 模拟多路复用更改
      1. 3.9.1 F2838x_176PTP 与 F28P65x_176PTP 模拟连接比较
  7. 4从 F2838x 到 F28P65x 的应用程序代码迁移
    1. 4.1 C2000Ware 头文件
    2. 4.2 链接器命令文件
    3. 4.3 C2000Ware 示例
  8. 5参考文献

176 引脚 PTP 新型 PCB 设计

如果在现有 176 引脚 F2838x 硬件上开发应用,请跳过本节,因为本节介绍了适用于 F2838x 和 F28P65x 器件的新 PCB 设计。这是为了支持使用现有 F2838x 176 引脚器件对 F28P65x 进行早期开发,该器件采用的双路布线技术如图 2-3 所示。下表概述了完整的引脚使用建议。

GUID-20211112-SS0I-BM0F-CW6H-PC3TFBSZ76FH-low.svg图 2-3 双路布线技术

有关颜色图例,请参阅图 2-1

表 2-6 适用于 F2838x 和 F28P65x 的通用 176 引脚 PTP PCB 设计
引脚编号 引脚名称 转换类型 操作
F2838x F28P65x 从 F2838x 到 F28P65x 从 F28P65x 到 F2838x
次要不兼容性问题 - 通用信号
29 ADCINC4 ADCINC4/GPIO205 公共模拟通道 使用 ADCINC4
30 ADCINC3 ADCINC3/GPIO206 使用 ADCINC3
31 ADCINC2 ADCINC2/AIO237 使用 ADCINC2
38 ADCINA5 ADCINA5/AIO232 使用 ADCINA5
39 ADCINA4 ADCINA4/AIO231 使用 ADCINA4
40 ADCINA3 ADCINA3/AIO230 使用 ADCINA3
41 ADCINA2 ADCINA2/AIO229 使用 ADCINA2
42 ADCINA1 ADCINA1/AIO228 使用 ADCINA1
43 ADCINA0 ADCINA0/AIO227 使用 ADCINA0
44 ADCIN14 ADCIN14/AIO225 使用 ADCIN14
45 ADCIN15 ADCIN15/AIO226 使用 ADCIN15
46 ADCINB0 ADCINB0/AIO233 使用 ADCINB0
47 ADCINB1 ADCINB1/AIO234 使用 ADCINB1
48 ADCINB2 ADCINB2/AIO235 使用 ADCINB2
49 ADCINB3 ADCINB3/AIO236 使用 ADCINB3
77 TDI GPIO222/TDI 通用 JTAG 使用 TDI
78 TDO GPIO223/TDO 使用 TDO
92 ERRORSTS GPIO224/ERRORSTS 通用 ERROR 引脚 使用 ERRORSTS
中等不兼容性问题 - 不同信号,同一类型
56 ADCIND0 ADCINB7 模拟功能兼容 将代码更新为 ADCINB7 将代码更新为 ADCIND0
57 ADCIND1 ADCINA6 将代码更新为 ADCINA6 将代码更新为 ADCIND1
58 ADCIND2 ADCINA7 将代码更新为 ADCINA7 将代码更新为 ADCIND2
59 ADCIND3 ADCINA8 将代码更新为 ADCINA8 将代码更新为 ADCIND3
60 ADCIND4 ADCINA9 将代码更新为 ADCINA9 将代码更新为 ADCIND4
119 NC(无连接) VREGENZ VREG 将引脚悬空或连接至 VDDIO。该引脚上的内部上拉将启用 F28P65x 上的外部 VREG 模式操作,这将使其与 F2838x 兼容
中等不兼容性问题 - 双路布线(1)
22 GPIO22 ADCINC0/GPIO199 双路 PCB 布线,通过 0 欧姆电阻器或 DNP 连接到 GPIO 通道或电源引脚。 双路布线 (A) 至引脚 22 和引脚 11
23 GPIO23 ADCINC9/GPIO200 双路布线 (A) 至引脚 23 和引脚 16
24 GPIO24 ADCINC8/GPIO201 双路布线 (A) 至引脚 24 和引脚 159
25 GPIO25 ADCINC7/GPIO202 双路布线 (A) 至引脚 25 和引脚 153
27 GPIO26 ADCINC6/GPIO203 双路布线 (A) 至引脚 27 和引脚 82
28 GPIO27 ADCINC5/GPIO204 双路布线 (A) 至引脚 28 和引脚 125
63 GPIO30 ADCINA11/GPIO214 双路布线 (A) 至引脚 63 和引脚 79,请参阅数据表了解 F2838x TRSTn 要求
64 GPIO28 ADCINB4/GPIO215 双路布线 (A) 至引脚 64 和引脚 74
65 GPIO29 ADCINB5/GPIO216 双路布线 (A) 至引脚 65 和引脚 73
66 GPIO31 ADCINB8/GPIO217 双路布线 (A) 至引脚 66 和引脚 158
67 GPIO32 ADCINB9/GPIO218 双路布线 (A) 至引脚 67 和引脚 116
中等不兼容性问题 - 双路布线(1)
55 VREFHID ADCINB6 ADC VREFHI 至模拟 将 0 欧姆电阻安装到 ADCINB6 将 0 欧姆电阻安装到 VREFHID
51 VREFLOD ADCINB11 ADC VREFLO 至模拟 将 0 欧姆电阻安装到 ADCINB11 将 0 欧姆电阻安装到 VREFLOD
79 TRSTn GPIO30 TRSTn 函数 将 0 欧姆电阻安装到 GPIO30 将 0 欧姆电阻安装到 TRSTn
20 VDDIO GPIO106 双路 PCB 布线,通过 0 欧姆电阻或 DNP 连接到 GPIO/AGPIO 通道或电源引脚。 将 0 欧姆电阻安装到 GPIO/AGPIO 将 0 欧姆电阻安装到 VDDIO
106 VDDIO GPIO105
147 VDDIO GPIO104
20 VDDIO ADCINC1/GPIO198
68 VDDIO ADCINB10/GPIO219
61 VDD ADCINA10/GPIO213 将 0 欧姆电阻安装到 VDD
153 VDD GPIO25
158 VDD GPIO31
126 VDD GPIO103
74 FLT2 GPIO28 双路 PCB 布线,通过 0 欧姆电阻或 DNP 连接到 GPIO 通道或 FLT 将 0 欧姆电阻安装到 GPIO 通道 将 0 欧姆电阻安装到 FLT 焊盘
73 FLT1 GPIO29
使用图 2-3 中的双路布线示例图 (a)
使用图 2-3 中的双路布线示例图 (B)